Timing Analyzer report for RAM2GS Sun Aug 13 06:36:32 2023 Quartus Prime Version 19.1.0 Build 670 09/22/2019 SJ Lite Edition --------------------- ; Table of Contents ; --------------------- 1. Legal Notice 2. Timing Analyzer Summary 3. Parallel Compilation 4. Clocks 5. Fmax Summary 6. Setup Summary 7. Hold Summary 8. Recovery Summary 9. Removal Summary 10. Minimum Pulse Width Summary 11. Setup: 'ARCLK' 12. Setup: 'DRCLK' 13. Setup: 'PHI2' 14. Setup: 'RCLK' 15. Setup: 'nCRAS' 16. Hold: 'DRCLK' 17. Hold: 'ARCLK' 18. Hold: 'PHI2' 19. Hold: 'RCLK' 20. Hold: 'nCRAS' 21. Setup Transfers 22. Hold Transfers 23. Report TCCS 24. Report RSKM 25. Unconstrained Paths Summary 26. Clock Status Summary 27. Unconstrained Input Ports 28. Unconstrained Output Ports 29. Unconstrained Input Ports 30. Unconstrained Output Ports 31. Timing Analyzer Messages ---------------- ; Legal Notice ; ---------------- Copyright (C) 2019 Intel Corporation. All rights reserved. Your use of Intel Corporation's design tools, logic functions and other software and tools, and any partner logic functions, and any output files from any of the foregoing (including device programming or simulation files), and any associated documentation or information are expressly subject to the terms and conditions of the Intel Program License Subscription Agreement, the Intel Quartus Prime License Agreement, the Intel FPGA IP License Agreement, or other applicable license agreement, including, without limitation, that your use is for the sole purpose of programming logic devices manufactured by Intel and sold by Intel or its authorized distributors. Please refer to the applicable agreement for further details, at https://fpgasoftware.intel.com/eula. +-----------------------------------------------------------------------------+ ; Timing Analyzer Summary ; +-----------------------+-----------------------------------------------------+ ; Quartus Prime Version ; Version 19.1.0 Build 670 09/22/2019 SJ Lite Edition ; ; Timing Analyzer ; Legacy Timing Analyzer ; ; Revision Name ; RAM2GS ; ; Device Family ; MAX V ; ; Device Name ; 5M240ZT100C4 ; ; Timing Models ; Final ; ; Delay Model ; Slow Model ; ; Rise/Fall Delays ; Unavailable ; +-----------------------+-----------------------------------------------------+ +------------------------------------------+ ; Parallel Compilation ; +----------------------------+-------------+ ; Processors ; Number ; +----------------------------+-------------+ ; Number detected on machine ; 8 ; ; Maximum allowed ; 4 ; ; ; ; ; Average used ; 1.00 ; ; Maximum used ; 2 ; ; ; ; ; Usage by Processor ; % Time Used ; ; Processor 1 ; 100.0% ; ; Processor 2 ; 0.0% ; +----------------------------+-------------+ +-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+ ; Clocks ; +------------+------+--------+------------+-------+-------+------------+-----------+-------------+-------+--------+-----------+------------+----------+--------+--------+-----------+ ; Clock Name ; Type ; Period ; Frequency ; Rise ; Fall ; Duty Cycle ; Divide by ; Multiply by ; Phase ; Offset ; Edge List ; Edge Shift ; Inverted ; Master ; Source ; Targets ; +------------+------+--------+------------+-------+-------+------------+-----------+-------------+-------+--------+-----------+------------+----------+--------+--------+-----------+ ; ARCLK ; Base ; 1.000 ; 1000.0 MHz ; 0.000 ; 0.500 ; ; ; ; ; ; ; ; ; ; ; { ARCLK } ; ; DRCLK ; Base ; 1.000 ; 1000.0 MHz ; 0.000 ; 0.500 ; ; ; ; ; ; ; ; ; ; ; { DRCLK } ; ; nCCAS ; Base ; 1.000 ; 1000.0 MHz ; 0.000 ; 0.500 ; ; ; ; ; ; ; ; ; ; ; { nCCAS } ; ; nCRAS ; Base ; 1.000 ; 1000.0 MHz ; 0.000 ; 0.500 ; ; ; ; ; ; ; ; ; ; ; { nCRAS } ; ; PHI2 ; Base ; 1.000 ; 1000.0 MHz ; 0.000 ; 0.500 ; ; ; ; ; ; ; ; ; ; ; { PHI2 } ; ; RCLK ; Base ; 1.000 ; 1000.0 MHz ; 0.000 ; 0.500 ; ; ; ; ; ; ; ; ; ; ; { RCLK } ; +------------+------+--------+------------+-------+-------+------------+-----------+-------------+-------+--------+-----------+------------+----------+--------+--------+-----------+ +-------------------------------------------------+ ; Fmax Summary ; +-----------+-----------------+------------+------+ ; Fmax ; Restricted Fmax ; Clock Name ; Note ; +-----------+-----------------+------------+------+ ; 10.0 MHz ; 10.0 MHz ; ARCLK ; ; ; 10.0 MHz ; 10.0 MHz ; DRCLK ; ; ; 44.39 MHz ; 44.39 MHz ; PHI2 ; ; ; 98.91 MHz ; 98.91 MHz ; RCLK ; ; +-----------+-----------------+------------+------+ This panel reports FMAX for every clock in the design, regardless of the user-specified clock periods. FMAX is only computed for paths where the source and destination registers or ports are driven by the same clock. Paths of different clocks, including generated clocks, are ignored. For paths between a clock and its inversion, FMAX is computed as if the rising and falling edges are scaled along with FMAX, such that the duty cycle (in terms of a percentage) is maintained. Altera recommends that you always use clock constraints and other slack reports for sign-off analysis. +---------------------------------+ ; Setup Summary ; +-------+---------+---------------+ ; Clock ; Slack ; End Point TNS ; +-------+---------+---------------+ ; ARCLK ; -99.000 ; -99.000 ; ; DRCLK ; -99.000 ; -99.000 ; ; PHI2 ; -10.765 ; -121.853 ; ; RCLK ; -9.110 ; -282.559 ; ; nCRAS ; -2.305 ; -17.117 ; +-------+---------+---------------+ +---------------------------------+ ; Hold Summary ; +-------+---------+---------------+ ; Clock ; Slack ; End Point TNS ; +-------+---------+---------------+ ; DRCLK ; -16.599 ; -16.599 ; ; ARCLK ; -15.916 ; -15.916 ; ; PHI2 ; -0.387 ; -0.479 ; ; RCLK ; 1.189 ; 0.000 ; ; nCRAS ; 1.744 ; 0.000 ; +-------+---------+---------------+ -------------------- ; Recovery Summary ; -------------------- No paths to report. ------------------- ; Removal Summary ; ------------------- No paths to report. +---------------------------------+ ; Minimum Pulse Width Summary ; +-------+---------+---------------+ ; Clock ; Slack ; End Point TNS ; +-------+---------+---------------+ ; ARCLK ; -29.500 ; -59.000 ; ; DRCLK ; -29.500 ; -59.000 ; ; PHI2 ; -2.289 ; -2.289 ; ; RCLK ; -2.289 ; -2.289 ; ; nCCAS ; -2.289 ; -2.289 ; ; nCRAS ; -2.289 ; -2.289 ; +-------+---------+---------------+ +---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+ ; Setup: 'ARCLK' ; +---------+---------------------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+ ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ; +---------+---------------------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+ ; -99.000 ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|maxii_ufm_block1~OBSERVABLEADDRESSREGOUT ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|maxii_ufm_block1~OBSERVABLEADDRESSREGOUT ; ARCLK ; ARCLK ; 1.000 ; 0.000 ; 80.000 ; ; -23.084 ; ARShift ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|maxii_ufm_block1~OBSERVABLEADDRESSREGOUT ; RCLK ; ARCLK ; 1.000 ; -2.397 ; 1.687 ; +---------+---------------------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+ +---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+ ; Setup: 'DRCLK' ; +---------+---------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+ ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ; +---------+---------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+ ; -99.000 ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|wire_maxii_ufm_block1_drdout ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|wire_maxii_ufm_block1_drdout ; DRCLK ; DRCLK ; 1.000 ; 0.000 ; 80.000 ; ; -23.027 ; DRShift ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|wire_maxii_ufm_block1_drdout ; RCLK ; DRCLK ; 1.000 ; -1.714 ; 2.313 ; ; -22.401 ; DRDIn ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|wire_maxii_ufm_block1_drdout ; RCLK ; DRCLK ; 1.000 ; -1.714 ; 1.687 ; +---------+---------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+ +----------------------------------------------------------------------------------------------------------+ ; Setup: 'PHI2' ; +---------+-----------+--------------+--------------+-------------+--------------+------------+------------+ ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ; +---------+-----------+--------------+--------------+-------------+--------------+------------+------------+ ; -10.765 ; Bank[2] ; CmdUFMErase ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 11.005 ; ; -10.765 ; Bank[2] ; CmdUFMPrgm ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 11.005 ; ; -10.579 ; Bank[3] ; CmdUFMErase ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 10.819 ; ; -10.579 ; Bank[3] ; CmdUFMPrgm ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 10.819 ; ; -10.404 ; Bank[2] ; XOR8MEG ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 10.644 ; ; -10.389 ; Bank[2] ; UFMOscEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 10.629 ; ; -10.389 ; Bank[2] ; CmdEnable ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 10.629 ; ; -10.218 ; Bank[3] ; XOR8MEG ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 10.458 ; ; -10.203 ; Bank[3] ; UFMOscEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 10.443 ; ; -10.203 ; Bank[3] ; CmdEnable ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 10.443 ; ; -10.182 ; Bank[2] ; CmdLEDEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 10.422 ; ; -9.996 ; Bank[3] ; CmdLEDEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 10.236 ; ; -9.976 ; Bank[2] ; CmdSubmitted ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 10.216 ; ; -9.976 ; Bank[2] ; Cmdn8MEGEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 10.216 ; ; -9.841 ; Bank[1] ; CmdUFMErase ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 10.081 ; ; -9.841 ; Bank[1] ; CmdUFMPrgm ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 10.081 ; ; -9.790 ; Bank[3] ; CmdSubmitted ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 10.030 ; ; -9.790 ; Bank[3] ; Cmdn8MEGEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 10.030 ; ; -9.481 ; Bank[2] ; CmdDRDIn ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.721 ; ; -9.481 ; Bank[2] ; CmdDRCLK ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.721 ; ; -9.480 ; Bank[1] ; XOR8MEG ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.720 ; ; -9.465 ; Bank[1] ; UFMOscEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.705 ; ; -9.465 ; Bank[1] ; CmdEnable ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.705 ; ; -9.305 ; Bank[5] ; CmdUFMErase ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.545 ; ; -9.305 ; Bank[5] ; CmdUFMPrgm ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.545 ; ; -9.295 ; Bank[3] ; CmdDRDIn ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.535 ; ; -9.295 ; Bank[3] ; CmdDRCLK ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.535 ; ; -9.258 ; Bank[1] ; CmdLEDEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.498 ; ; -9.125 ; Bank[0] ; CmdUFMErase ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.365 ; ; -9.125 ; Bank[0] ; CmdUFMPrgm ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.365 ; ; -9.114 ; Bank[6] ; CmdUFMErase ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.354 ; ; -9.114 ; Bank[6] ; CmdUFMPrgm ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.354 ; ; -9.052 ; Bank[1] ; CmdSubmitted ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.292 ; ; -9.052 ; Bank[1] ; Cmdn8MEGEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.292 ; ; -8.944 ; Bank[5] ; XOR8MEG ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.184 ; ; -8.929 ; Bank[5] ; UFMOscEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.169 ; ; -8.929 ; Bank[5] ; CmdEnable ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.169 ; ; -8.901 ; Bank[2] ; ADSubmitted ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.141 ; ; -8.901 ; Bank[2] ; C1Submitted ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.141 ; ; -8.842 ; Bank[7] ; CmdUFMErase ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.082 ; ; -8.842 ; Bank[7] ; CmdUFMPrgm ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.082 ; ; -8.764 ; Bank[0] ; XOR8MEG ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 9.004 ; ; -8.753 ; Bank[6] ; XOR8MEG ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.993 ; ; -8.749 ; Bank[0] ; UFMOscEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.989 ; ; -8.749 ; Bank[0] ; CmdEnable ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.989 ; ; -8.738 ; Bank[6] ; UFMOscEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.978 ; ; -8.738 ; Bank[6] ; CmdEnable ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.978 ; ; -8.722 ; Bank[5] ; CmdLEDEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.962 ; ; -8.715 ; Bank[3] ; ADSubmitted ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.955 ; ; -8.715 ; Bank[3] ; C1Submitted ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.955 ; ; -8.557 ; Bank[1] ; CmdDRDIn ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.797 ; ; -8.557 ; Bank[1] ; CmdDRCLK ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.797 ; ; -8.542 ; Bank[0] ; CmdLEDEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.782 ; ; -8.531 ; Bank[6] ; CmdLEDEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.771 ; ; -8.516 ; Bank[5] ; CmdSubmitted ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.756 ; ; -8.516 ; Bank[5] ; Cmdn8MEGEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.756 ; ; -8.481 ; Bank[7] ; XOR8MEG ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.721 ; ; -8.466 ; Bank[7] ; UFMOscEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.706 ; ; -8.466 ; Bank[7] ; CmdEnable ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.706 ; ; -8.336 ; Bank[0] ; CmdSubmitted ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.576 ; ; -8.336 ; Bank[0] ; Cmdn8MEGEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.576 ; ; -8.325 ; Bank[6] ; CmdSubmitted ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.565 ; ; -8.325 ; Bank[6] ; Cmdn8MEGEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.565 ; ; -8.259 ; Bank[7] ; CmdLEDEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.499 ; ; -8.053 ; Bank[7] ; CmdSubmitted ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.293 ; ; -8.053 ; Bank[7] ; Cmdn8MEGEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.293 ; ; -8.021 ; Bank[5] ; CmdDRDIn ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.261 ; ; -8.021 ; Bank[5] ; CmdDRCLK ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.261 ; ; -7.977 ; Bank[1] ; ADSubmitted ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.217 ; ; -7.977 ; Bank[1] ; C1Submitted ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.217 ; ; -7.841 ; Bank[0] ; CmdDRDIn ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.081 ; ; -7.841 ; Bank[0] ; CmdDRCLK ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.081 ; ; -7.830 ; Bank[6] ; CmdDRDIn ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.070 ; ; -7.830 ; Bank[6] ; CmdDRCLK ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 8.070 ; ; -7.806 ; CmdEnable ; CmdUFMErase ; PHI2 ; PHI2 ; 1.000 ; 0.000 ; 8.546 ; ; -7.806 ; CmdEnable ; CmdUFMPrgm ; PHI2 ; PHI2 ; 1.000 ; 0.000 ; 8.546 ; ; -7.662 ; Bank[4] ; CmdUFMErase ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 7.902 ; ; -7.662 ; Bank[4] ; CmdUFMPrgm ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 7.902 ; ; -7.558 ; Bank[7] ; CmdDRDIn ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 7.798 ; ; -7.558 ; Bank[7] ; CmdDRCLK ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 7.798 ; ; -7.445 ; CmdEnable ; XOR8MEG ; PHI2 ; PHI2 ; 1.000 ; 0.000 ; 8.185 ; ; -7.441 ; Bank[5] ; ADSubmitted ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 7.681 ; ; -7.441 ; Bank[5] ; C1Submitted ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 7.681 ; ; -7.301 ; Bank[4] ; XOR8MEG ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 7.541 ; ; -7.286 ; Bank[4] ; UFMOscEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 7.526 ; ; -7.286 ; Bank[4] ; CmdEnable ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 7.526 ; ; -7.261 ; Bank[0] ; ADSubmitted ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 7.501 ; ; -7.261 ; Bank[0] ; C1Submitted ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 7.501 ; ; -7.250 ; Bank[6] ; ADSubmitted ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 7.490 ; ; -7.250 ; Bank[6] ; C1Submitted ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 7.490 ; ; -7.223 ; CmdEnable ; CmdLEDEN ; PHI2 ; PHI2 ; 1.000 ; 0.000 ; 7.963 ; ; -7.079 ; Bank[4] ; CmdLEDEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 7.319 ; ; -7.017 ; CmdEnable ; CmdSubmitted ; PHI2 ; PHI2 ; 1.000 ; 0.000 ; 7.757 ; ; -7.017 ; CmdEnable ; Cmdn8MEGEN ; PHI2 ; PHI2 ; 1.000 ; 0.000 ; 7.757 ; ; -6.978 ; Bank[7] ; ADSubmitted ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 7.218 ; ; -6.978 ; Bank[7] ; C1Submitted ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 7.218 ; ; -6.873 ; Bank[4] ; CmdSubmitted ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 7.113 ; ; -6.873 ; Bank[4] ; Cmdn8MEGEN ; PHI2 ; PHI2 ; 0.500 ; 0.000 ; 7.113 ; ; -6.522 ; CmdEnable ; CmdDRDIn ; PHI2 ; PHI2 ; 1.000 ; 0.000 ; 7.262 ; ; -6.522 ; CmdEnable ; CmdDRCLK ; PHI2 ; PHI2 ; 1.000 ; 0.000 ; 7.262 ; +---------+-----------+--------------+--------------+-------------+--------------+------------+------------+ +------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+ ; Setup: 'RCLK' ; +--------+---------------------------------------------------------------------------------------------+-------------+--------------+-------------+--------------+------------+------------+ ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ; +--------+---------------------------------------------------------------------------------------------+-------------+--------------+-------------+--------------+------------+------------+ ; -9.110 ; FS[16] ; LEDEN ; RCLK ; RCLK ; 1.000 ; 0.000 ; 9.850 ; ; -8.871 ; FS[17] ; LEDEN ; RCLK ; RCLK ; 1.000 ; 0.000 ; 9.611 ; ; -8.747 ; FWEr ; nRowColSel ; nCRAS ; RCLK ; 0.500 ; -2.239 ; 6.748 ; ; -8.640 ; UFMInitDone ; LEDEN ; RCLK ; RCLK ; 1.000 ; 0.000 ; 9.380 ; ; -8.433 ; CBR ; nRowColSel ; nCRAS ; RCLK ; 0.500 ; -2.239 ; 6.434 ; ; -8.311 ; CmdSubmitted ; LEDEN ; PHI2 ; RCLK ; 0.500 ; -3.165 ; 5.386 ; ; -8.242 ; CmdSubmitted ; DRDIn ; PHI2 ; RCLK ; 0.500 ; -3.165 ; 5.317 ; ; -8.193 ; FS[4] ; LEDEN ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.933 ; ; -8.156 ; FS[16] ; UFMReqErase ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.896 ; ; -8.060 ; FS[5] ; LEDEN ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.800 ; ; -7.985 ; CBR ; nRCAS~reg0 ; nCRAS ; RCLK ; 0.500 ; -2.239 ; 5.986 ; ; -7.964 ; FS[16] ; ARCLK ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.704 ; ; -7.917 ; FS[17] ; UFMReqErase ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.657 ; ; -7.883 ; FS[16] ; UFMInitDone ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.623 ; ; -7.802 ; FS[7] ; LEDEN ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.542 ; ; -7.801 ; FS[2] ; n8MEGEN ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.541 ; ; -7.742 ; FS[13] ; UFMInitDone ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.482 ; ; -7.725 ; FS[17] ; ARCLK ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.465 ; ; -7.686 ; UFMInitDone ; UFMReqErase ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.426 ; ; -7.648 ; InitReady ; nRCS~reg0 ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.388 ; ; -7.644 ; FS[17] ; UFMInitDone ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.384 ; ; -7.602 ; FS[10] ; UFMInitDone ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.342 ; ; -7.574 ; FS[1] ; n8MEGEN ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.314 ; ; -7.570 ; CmdDRCLK ; DRCLK ; PHI2 ; RCLK ; 0.500 ; -3.165 ; 4.645 ; ; -7.558 ; FS[6] ; LEDEN ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.298 ; ; -7.555 ; FS[7] ; n8MEGEN ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.295 ; ; -7.548 ; FS[11] ; UFMInitDone ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.288 ; ; -7.547 ; FS[4] ; UFMD ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.287 ; ; -7.543 ; CmdSubmitted ; DRCLK ; PHI2 ; RCLK ; 0.500 ; -3.165 ; 4.618 ; ; -7.539 ; Ready ; n8MEGEN ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.279 ; ; -7.503 ; S[0] ; nRCS~reg0 ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.243 ; ; -7.494 ; UFMInitDone ; ARCLK ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.234 ; ; -7.413 ; UFMInitDone ; UFMInitDone ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.153 ; ; -7.396 ; FS[0] ; n8MEGEN ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.136 ; ; -7.396 ; FS[15] ; UFMInitDone ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.136 ; ; -7.351 ; RASr2 ; nRCS~reg0 ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.091 ; ; -7.341 ; FS[13] ; InitReady ; RCLK ; RCLK ; 1.000 ; 0.000 ; 8.081 ; ; -7.265 ; FWEr ; RCKEEN ; nCRAS ; RCLK ; 0.500 ; -2.239 ; 5.266 ; ; -7.239 ; FS[4] ; UFMReqErase ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.979 ; ; -7.238 ; Ready ; nRCS~reg0 ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.978 ; ; -7.210 ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|wire_maxii_ufm_block1_drdout ; LEDEN ; DRCLK ; RCLK ; 1.000 ; 1.714 ; 9.664 ; ; -7.201 ; FS[10] ; InitReady ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.941 ; ; -7.174 ; FWEr ; nRCS~reg0 ; nCRAS ; RCLK ; 0.500 ; -2.239 ; 5.175 ; ; -7.147 ; FS[11] ; InitReady ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.887 ; ; -7.115 ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|wire_maxii_ufm_block1_drdout ; UFMD ; DRCLK ; RCLK ; 1.000 ; 1.714 ; 9.569 ; ; -7.106 ; FS[5] ; UFMReqErase ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.846 ; ; -7.081 ; InitReady ; nRWE~reg0 ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.821 ; ; -7.078 ; FS[16] ; DRShift ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.818 ; ; -7.048 ; CmdDRDIn ; DRDIn ; PHI2 ; RCLK ; 0.500 ; -3.165 ; 4.123 ; ; -7.047 ; FS[4] ; ARCLK ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.787 ; ; -7.038 ; CmdSubmitted ; n8MEGEN ; PHI2 ; RCLK ; 0.500 ; -3.165 ; 4.113 ; ; -6.995 ; FS[15] ; InitReady ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.735 ; ; -6.975 ; FS[7] ; DRCLK ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.715 ; ; -6.966 ; FS[4] ; UFMInitDone ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.706 ; ; -6.952 ; RASr2 ; nRWE~reg0 ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.692 ; ; -6.918 ; FS[14] ; UFMInitDone ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.658 ; ; -6.914 ; FS[5] ; ARCLK ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.654 ; ; -6.900 ; Ready ; DRDIn ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.640 ; ; -6.872 ; S[0] ; nRWE~reg0 ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.612 ; ; -6.861 ; Cmdn8MEGEN ; n8MEGEN ; PHI2 ; RCLK ; 0.500 ; -3.165 ; 3.936 ; ; -6.860 ; CBR ; nRCS~reg0 ; nCRAS ; RCLK ; 0.500 ; -2.239 ; 4.861 ; ; -6.859 ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|wire_maxii_ufm_block1_drdout ; n8MEGEN ; DRCLK ; RCLK ; 1.000 ; 1.714 ; 9.313 ; ; -6.852 ; FS[2] ; UFMD ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.592 ; ; -6.849 ; CBR ; RCKEEN ; nCRAS ; RCLK ; 0.500 ; -2.239 ; 4.850 ; ; -6.848 ; FS[7] ; UFMReqErase ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.588 ; ; -6.839 ; FS[17] ; DRShift ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.579 ; ; -6.837 ; FS[13] ; UFMReqErase ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.577 ; ; -6.833 ; FS[5] ; UFMInitDone ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.573 ; ; -6.811 ; FS[3] ; n8MEGEN ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.551 ; ; -6.811 ; FS[12] ; UFMInitDone ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.551 ; ; -6.800 ; Ready ; LEDEN ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.540 ; ; -6.751 ; IS[2] ; Ready ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.491 ; ; -6.746 ; S[1] ; nRCS~reg0 ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.486 ; ; -6.741 ; FS[7] ; ARShift ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.481 ; ; -6.737 ; FS[4] ; DRCLK ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.477 ; ; -6.697 ; FS[10] ; UFMReqErase ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.437 ; ; -6.656 ; FS[7] ; ARCLK ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.396 ; ; -6.655 ; RCKE~reg0 ; nRWE~reg0 ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.395 ; ; -6.643 ; FS[11] ; UFMReqErase ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.383 ; ; -6.636 ; PHI2r2 ; DRDIn ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.376 ; ; -6.625 ; FS[1] ; UFMD ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.365 ; ; -6.617 ; FWEr ; nRWE~reg0 ; nCRAS ; RCLK ; 0.500 ; -2.239 ; 4.618 ; ; -6.608 ; UFMInitDone ; DRShift ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.348 ; ; -6.606 ; FS[7] ; UFMD ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.346 ; ; -6.604 ; FS[6] ; UFMReqErase ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.344 ; ; -6.590 ; Ready ; UFMD ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.330 ; ; -6.576 ; IS[0] ; Ready ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.316 ; ; -6.575 ; FS[7] ; UFMInitDone ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.315 ; ; -6.553 ; S[1] ; nRWE~reg0 ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.293 ; ; -6.547 ; RASr2 ; Ready ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.287 ; ; -6.522 ; FS[5] ; ARShift ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.262 ; ; -6.517 ; FS[14] ; InitReady ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.257 ; ; -6.503 ; FWEr ; nRCAS~reg0 ; nCRAS ; RCLK ; 0.500 ; -2.239 ; 4.504 ; ; -6.491 ; FS[15] ; UFMReqErase ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.231 ; ; -6.477 ; IS[2] ; nRCS~reg0 ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.217 ; ; -6.470 ; FS[16] ; n8MEGEN ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.210 ; ; -6.451 ; InitReady ; nRCAS~reg0 ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.191 ; ; -6.447 ; FS[0] ; UFMD ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.187 ; ; -6.447 ; IS[1] ; Ready ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.187 ; ; -6.444 ; InitReady ; IS[3] ; RCLK ; RCLK ; 1.000 ; 0.000 ; 7.184 ; +--------+---------------------------------------------------------------------------------------------+-------------+--------------+-------------+--------------+------------+------------+ +--------------------------------------------------------------------------------------------------------+ ; Setup: 'nCRAS' ; +--------+-----------+-------------+--------------+-------------+--------------+------------+------------+ ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ; +--------+-----------+-------------+--------------+-------------+--------------+------------+------------+ ; -2.305 ; nCCAS ; CBR ; nCCAS ; nCRAS ; 0.500 ; 5.955 ; 8.500 ; ; -1.805 ; nCCAS ; CBR ; nCCAS ; nCRAS ; 1.000 ; 5.955 ; 8.500 ; ; -1.717 ; Ready ; RBA[0]~reg0 ; RCLK ; nCRAS ; 0.500 ; 2.239 ; 4.196 ; ; -1.332 ; Ready ; RowA[3] ; RCLK ; nCRAS ; 0.500 ; 2.239 ; 3.811 ; ; -1.330 ; Ready ; RowA[6] ; RCLK ; nCRAS ; 0.500 ; 2.239 ; 3.809 ; ; -1.326 ; Ready ; RowA[7] ; RCLK ; nCRAS ; 0.500 ; 2.239 ; 3.805 ; ; -1.217 ; Ready ; RowA[8] ; RCLK ; nCRAS ; 0.500 ; 2.239 ; 3.696 ; ; -1.214 ; Ready ; RowA[0] ; RCLK ; nCRAS ; 0.500 ; 2.239 ; 3.693 ; ; -1.211 ; Ready ; RowA[1] ; RCLK ; nCRAS ; 0.500 ; 2.239 ; 3.690 ; ; -1.098 ; Ready ; RowA[9] ; RCLK ; nCRAS ; 0.500 ; 2.239 ; 3.577 ; ; -1.097 ; Ready ; RowA[2] ; RCLK ; nCRAS ; 0.500 ; 2.239 ; 3.576 ; ; -1.096 ; Ready ; RowA[4] ; RCLK ; nCRAS ; 0.500 ; 2.239 ; 3.575 ; ; -1.096 ; Ready ; RowA[5] ; RCLK ; nCRAS ; 0.500 ; 2.239 ; 3.575 ; ; -1.078 ; Ready ; RBA[1]~reg0 ; RCLK ; nCRAS ; 0.500 ; 2.239 ; 3.557 ; +--------+-----------+-------------+--------------+-------------+--------------+------------+------------+ +---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+ ; Hold: 'DRCLK' ; +---------+---------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+ ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ; +---------+---------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+ ; -16.599 ; DRDIn ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|wire_maxii_ufm_block1_drdout ; RCLK ; DRCLK ; 0.000 ; -1.714 ; 1.687 ; ; -15.973 ; DRShift ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|wire_maxii_ufm_block1_drdout ; RCLK ; DRCLK ; 0.000 ; -1.714 ; 2.313 ; ; 60.000 ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|wire_maxii_ufm_block1_drdout ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|wire_maxii_ufm_block1_drdout ; DRCLK ; DRCLK ; 0.000 ; 0.000 ; 80.000 ; +---------+---------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+ +---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+ ; Hold: 'ARCLK' ; +---------+---------------------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+ ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ; +---------+---------------------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+ ; -15.916 ; ARShift ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|maxii_ufm_block1~OBSERVABLEADDRESSREGOUT ; RCLK ; ARCLK ; 0.000 ; -2.397 ; 1.687 ; ; 60.000 ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|maxii_ufm_block1~OBSERVABLEADDRESSREGOUT ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|maxii_ufm_block1~OBSERVABLEADDRESSREGOUT ; ARCLK ; ARCLK ; 0.000 ; 0.000 ; 80.000 ; +---------+---------------------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+ +-----------------------------------------------------------------------------------------------------------+ ; Hold: 'PHI2' ; +--------+-------------+--------------+--------------+-------------+--------------+------------+------------+ ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ; +--------+-------------+--------------+--------------+-------------+--------------+------------+------------+ ; -0.387 ; n8MEGEN ; Cmdn8MEGEN ; RCLK ; PHI2 ; -0.500 ; 3.165 ; 2.352 ; ; -0.092 ; LEDEN ; XOR8MEG ; RCLK ; PHI2 ; -0.500 ; 3.165 ; 2.647 ; ; 0.020 ; LEDEN ; CmdLEDEN ; RCLK ; PHI2 ; -0.500 ; 3.165 ; 2.759 ; ; 0.398 ; n8MEGEN ; RA11 ; RCLK ; PHI2 ; 0.000 ; 3.165 ; 3.637 ; ; 0.399 ; Ready ; RA11 ; RCLK ; PHI2 ; 0.000 ; 3.165 ; 3.638 ; ; 2.804 ; XOR8MEG ; XOR8MEG ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 2.878 ; ; 2.855 ; UFMOscEN ; UFMOscEN ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 2.929 ; ; 2.909 ; XOR8MEG ; RA11 ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 2.483 ; ; 2.938 ; CmdEnable ; CmdEnable ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 3.012 ; ; 4.628 ; ADSubmitted ; UFMOscEN ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 4.702 ; ; 4.628 ; ADSubmitted ; CmdEnable ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 4.702 ; ; 4.860 ; Bank[4] ; C1Submitted ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 4.434 ; ; 4.861 ; Bank[4] ; ADSubmitted ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 4.435 ; ; 5.833 ; C1Submitted ; UFMOscEN ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 5.907 ; ; 5.833 ; C1Submitted ; CmdEnable ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 5.907 ; ; 6.040 ; Bank[7] ; C1Submitted ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 5.614 ; ; 6.041 ; Bank[7] ; ADSubmitted ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 5.615 ; ; 6.312 ; Bank[6] ; C1Submitted ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 5.886 ; ; 6.313 ; Bank[6] ; ADSubmitted ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 5.887 ; ; 6.323 ; Bank[0] ; C1Submitted ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 5.897 ; ; 6.324 ; Bank[0] ; ADSubmitted ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 5.898 ; ; 6.503 ; Bank[5] ; C1Submitted ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 6.077 ; ; 6.504 ; Bank[5] ; ADSubmitted ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 6.078 ; ; 6.644 ; Bank[4] ; CmdEnable ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 6.218 ; ; 7.039 ; Bank[1] ; C1Submitted ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 6.613 ; ; 7.040 ; Bank[1] ; ADSubmitted ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 6.614 ; ; 7.044 ; Bank[4] ; CmdDRDIn ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 6.618 ; ; 7.044 ; Bank[4] ; CmdDRCLK ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 6.618 ; ; 7.188 ; CmdEnable ; CmdDRDIn ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 7.262 ; ; 7.188 ; CmdEnable ; CmdDRCLK ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 7.262 ; ; 7.539 ; Bank[4] ; CmdSubmitted ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 7.113 ; ; 7.539 ; Bank[4] ; Cmdn8MEGEN ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 7.113 ; ; 7.566 ; Bank[4] ; UFMOscEN ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 7.140 ; ; 7.683 ; CmdEnable ; CmdSubmitted ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 7.757 ; ; 7.683 ; CmdEnable ; Cmdn8MEGEN ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 7.757 ; ; 7.745 ; Bank[4] ; CmdLEDEN ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 7.319 ; ; 7.777 ; Bank[3] ; C1Submitted ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 7.351 ; ; 7.778 ; Bank[3] ; ADSubmitted ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 7.352 ; ; 7.824 ; Bank[7] ; CmdEnable ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 7.398 ; ; 7.889 ; CmdEnable ; CmdLEDEN ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 7.963 ; ; 7.963 ; Bank[2] ; C1Submitted ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 7.537 ; ; 7.964 ; Bank[2] ; ADSubmitted ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 7.538 ; ; 7.967 ; Bank[4] ; XOR8MEG ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 7.541 ; ; 8.096 ; Bank[6] ; CmdEnable ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 7.670 ; ; 8.107 ; Bank[0] ; CmdEnable ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 7.681 ; ; 8.111 ; CmdEnable ; XOR8MEG ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 8.185 ; ; 8.224 ; Bank[7] ; CmdDRDIn ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 7.798 ; ; 8.224 ; Bank[7] ; CmdDRCLK ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 7.798 ; ; 8.287 ; Bank[5] ; CmdEnable ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 7.861 ; ; 8.328 ; Bank[4] ; CmdUFMErase ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 7.902 ; ; 8.328 ; Bank[4] ; CmdUFMPrgm ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 7.902 ; ; 8.472 ; CmdEnable ; CmdUFMErase ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 8.546 ; ; 8.472 ; CmdEnable ; CmdUFMPrgm ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 8.546 ; ; 8.496 ; Bank[6] ; CmdDRDIn ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.070 ; ; 8.496 ; Bank[6] ; CmdDRCLK ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.070 ; ; 8.507 ; Bank[0] ; CmdDRDIn ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.081 ; ; 8.507 ; Bank[0] ; CmdDRCLK ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.081 ; ; 8.687 ; Bank[5] ; CmdDRDIn ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.261 ; ; 8.687 ; Bank[5] ; CmdDRCLK ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.261 ; ; 8.719 ; Bank[7] ; CmdSubmitted ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.293 ; ; 8.719 ; Bank[7] ; Cmdn8MEGEN ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.293 ; ; 8.746 ; Bank[7] ; UFMOscEN ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.320 ; ; 8.823 ; Bank[1] ; CmdEnable ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.397 ; ; 8.925 ; Bank[7] ; CmdLEDEN ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.499 ; ; 8.991 ; Bank[6] ; CmdSubmitted ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.565 ; ; 8.991 ; Bank[6] ; Cmdn8MEGEN ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.565 ; ; 9.002 ; Bank[0] ; CmdSubmitted ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.576 ; ; 9.002 ; Bank[0] ; Cmdn8MEGEN ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.576 ; ; 9.018 ; Bank[6] ; UFMOscEN ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.592 ; ; 9.029 ; Bank[0] ; UFMOscEN ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.603 ; ; 9.147 ; Bank[7] ; XOR8MEG ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.721 ; ; 9.182 ; Bank[5] ; CmdSubmitted ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.756 ; ; 9.182 ; Bank[5] ; Cmdn8MEGEN ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.756 ; ; 9.197 ; Bank[6] ; CmdLEDEN ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.771 ; ; 9.208 ; Bank[0] ; CmdLEDEN ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.782 ; ; 9.209 ; Bank[5] ; UFMOscEN ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.783 ; ; 9.223 ; Bank[1] ; CmdDRDIn ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.797 ; ; 9.223 ; Bank[1] ; CmdDRCLK ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.797 ; ; 9.388 ; Bank[5] ; CmdLEDEN ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.962 ; ; 9.419 ; Bank[6] ; XOR8MEG ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 8.993 ; ; 9.430 ; Bank[0] ; XOR8MEG ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 9.004 ; ; 9.508 ; Bank[7] ; CmdUFMErase ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 9.082 ; ; 9.508 ; Bank[7] ; CmdUFMPrgm ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 9.082 ; ; 9.561 ; Bank[3] ; CmdEnable ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 9.135 ; ; 9.610 ; Bank[5] ; XOR8MEG ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 9.184 ; ; 9.718 ; Bank[1] ; CmdSubmitted ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 9.292 ; ; 9.718 ; Bank[1] ; Cmdn8MEGEN ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 9.292 ; ; 9.745 ; Bank[1] ; UFMOscEN ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 9.319 ; ; 9.747 ; Bank[2] ; CmdEnable ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 9.321 ; ; 9.780 ; Bank[6] ; CmdUFMErase ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 9.354 ; ; 9.780 ; Bank[6] ; CmdUFMPrgm ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 9.354 ; ; 9.791 ; Bank[0] ; CmdUFMErase ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 9.365 ; ; 9.791 ; Bank[0] ; CmdUFMPrgm ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 9.365 ; ; 9.924 ; Bank[1] ; CmdLEDEN ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 9.498 ; ; 9.961 ; Bank[3] ; CmdDRDIn ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 9.535 ; ; 9.961 ; Bank[3] ; CmdDRCLK ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 9.535 ; ; 9.971 ; Bank[5] ; CmdUFMErase ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 9.545 ; ; 9.971 ; Bank[5] ; CmdUFMPrgm ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 9.545 ; ; 10.146 ; Bank[1] ; XOR8MEG ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 9.720 ; ; 10.147 ; Bank[2] ; CmdDRDIn ; PHI2 ; PHI2 ; -0.500 ; 0.000 ; 9.721 ; +--------+-------------+--------------+--------------+-------------+--------------+------------+------------+ +---------------------------------------------------------------------------------------------------------+ ; Hold: 'RCLK' ; +-------+-------------+-------------+--------------+-------------+--------------+------------+------------+ ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ; +-------+-------------+-------------+--------------+-------------+--------------+------------+------------+ ; 1.189 ; PHI2 ; PHI2r ; PHI2 ; RCLK ; 0.000 ; 3.716 ; 4.979 ; ; 1.199 ; nCCAS ; CASr ; nCCAS ; RCLK ; 0.000 ; 3.716 ; 4.989 ; ; 1.218 ; nCRAS ; RASr ; nCRAS ; RCLK ; 0.000 ; 3.716 ; 5.008 ; ; 1.689 ; PHI2 ; PHI2r ; PHI2 ; RCLK ; -0.500 ; 3.716 ; 4.979 ; ; 1.699 ; nCCAS ; CASr ; nCCAS ; RCLK ; -0.500 ; 3.716 ; 4.989 ; ; 1.718 ; nCRAS ; RASr ; nCRAS ; RCLK ; -0.500 ; 3.716 ; 5.008 ; ; 2.011 ; FS[17] ; FS[17] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 2.085 ; ; 2.019 ; FS[0] ; FS[0] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 2.093 ; ; 2.035 ; IS[2] ; IS[2] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 2.109 ; ; 2.071 ; S[1] ; S[1] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 2.145 ; ; 2.076 ; S[1] ; S[0] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 2.150 ; ; 2.300 ; IS[0] ; IS[0] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 2.374 ; ; 2.315 ; IS[1] ; IS[1] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 2.389 ; ; 2.380 ; CASr2 ; nRCAS~reg0 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 2.454 ; ; 2.486 ; UFMD ; UFMD ; RCLK ; RCLK ; 0.000 ; 0.000 ; 2.560 ; ; 2.494 ; CASr2 ; nRWE~reg0 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 2.568 ; ; 2.726 ; S[0] ; S[0] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 2.800 ; ; 2.730 ; S[0] ; S[1] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 2.804 ; ; 2.804 ; FS[6] ; FS[6] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 2.878 ; ; 2.812 ; FS[9] ; FS[9] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 2.886 ; ; 2.813 ; FS[16] ; FS[16] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 2.887 ; ; 2.822 ; FS[10] ; FS[10] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 2.896 ; ; 2.824 ; FS[8] ; FS[8] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 2.898 ; ; 2.825 ; UFMErase ; UFMErase ; RCLK ; RCLK ; 0.000 ; 0.000 ; 2.899 ; ; 2.833 ; FS[11] ; FS[11] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 2.907 ; ; 2.839 ; FS[0] ; FS[1] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 2.913 ; ; 2.844 ; IS[3] ; IS[3] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 2.918 ; ; 2.850 ; Ready ; Ready ; RCLK ; RCLK ; 0.000 ; 0.000 ; 2.924 ; ; 2.906 ; PHI2r ; PHI2r2 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 2.980 ; ; 2.932 ; RASr3 ; RCKE~reg0 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.006 ; ; 2.932 ; CASr3 ; nRCAS~reg0 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.006 ; ; 2.948 ; FS[5] ; FS[5] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.022 ; ; 2.949 ; UFMReqErase ; UFMReqErase ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.023 ; ; 2.949 ; FS[3] ; FS[3] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.023 ; ; 2.949 ; FS[2] ; FS[2] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.023 ; ; 2.957 ; FS[14] ; FS[14] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.031 ; ; 2.958 ; FS[15] ; FS[15] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.032 ; ; 2.959 ; n8MEGEN ; n8MEGEN ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.033 ; ; 2.961 ; FS[7] ; FS[7] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.035 ; ; 2.962 ; FS[12] ; FS[12] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.036 ; ; 2.963 ; RASr2 ; IS[0] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.037 ; ; 2.966 ; FS[13] ; FS[13] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.040 ; ; 2.967 ; UFMProgram ; UFMProgram ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.041 ; ; 2.991 ; RASr2 ; S[1] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.065 ; ; 3.000 ; RASr2 ; S[0] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.074 ; ; 3.006 ; IS[1] ; IS[2] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.080 ; ; 3.046 ; CASr3 ; nRWE~reg0 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.120 ; ; 3.047 ; CASr2 ; CASr3 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.121 ; ; 3.051 ; CASr2 ; nRCS~reg0 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.125 ; ; 3.292 ; PHI2r2 ; n8MEGEN ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.366 ; ; 3.331 ; Ready ; LEDEN ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.405 ; ; 3.346 ; IS[0] ; IS[2] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.420 ; ; 3.348 ; IS[0] ; IS[1] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.422 ; ; 3.351 ; FS[1] ; FS[1] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.425 ; ; 3.381 ; IS[3] ; RA10 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.455 ; ; 3.404 ; FS[4] ; FS[4] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.478 ; ; 3.467 ; RASr ; RCKE~reg0 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.541 ; ; 3.468 ; FS[17] ; InitReady ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.542 ; ; 3.517 ; S[0] ; nRowColSel ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.591 ; ; 3.525 ; FS[6] ; FS[7] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.599 ; ; 3.533 ; FS[9] ; FS[10] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.607 ; ; 3.534 ; FS[16] ; FS[17] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.608 ; ; 3.543 ; FS[10] ; FS[11] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.617 ; ; 3.554 ; FS[11] ; FS[12] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.628 ; ; 3.560 ; FS[0] ; FS[2] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.634 ; ; 3.603 ; CASr3 ; nRCS~reg0 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.677 ; ; 3.638 ; FS[6] ; FS[8] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.712 ; ; 3.646 ; FS[9] ; FS[11] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.720 ; ; 3.656 ; FS[10] ; FS[12] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.730 ; ; 3.667 ; FS[11] ; FS[13] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.741 ; ; 3.673 ; FS[0] ; FS[3] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.747 ; ; 3.687 ; RASr ; RASr2 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.761 ; ; 3.759 ; FS[9] ; FS[12] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.833 ; ; 3.760 ; S[1] ; IS[0] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.834 ; ; 3.769 ; FS[10] ; FS[13] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.843 ; ; 3.796 ; PHI2r3 ; DRCLK ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.870 ; ; 3.813 ; FS[5] ; FS[6] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.887 ; ; 3.814 ; FS[2] ; FS[3] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.888 ; ; 3.822 ; FS[14] ; FS[15] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.896 ; ; 3.823 ; FS[15] ; FS[16] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.897 ; ; 3.826 ; FS[7] ; FS[8] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.900 ; ; 3.827 ; FS[12] ; FS[13] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.901 ; ; 3.872 ; FS[9] ; FS[13] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.946 ; ; 3.926 ; FS[5] ; FS[7] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.000 ; ; 3.932 ; nRowColSel ; nRowColSel ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.006 ; ; 3.935 ; FS[14] ; FS[16] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.009 ; ; 3.936 ; FS[15] ; FS[17] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.010 ; ; 3.970 ; RASr2 ; IS[1] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.044 ; ; 4.005 ; IS[0] ; RA10 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.079 ; ; 4.039 ; FS[5] ; FS[8] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.113 ; ; 4.048 ; FS[14] ; FS[17] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.122 ; ; 4.079 ; RCKEEN ; RCKE~reg0 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.153 ; ; 4.142 ; UFMD ; n8MEGEN ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.216 ; ; 4.170 ; FS[11] ; FS[16] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.244 ; ; 4.170 ; FS[11] ; FS[17] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.244 ; ; 4.170 ; FS[11] ; FS[15] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.244 ; ; 4.170 ; FS[11] ; FS[14] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.244 ; ; 4.176 ; FS[0] ; FS[5] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.250 ; ; 4.176 ; FS[0] ; FS[6] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.250 ; ; 4.176 ; FS[0] ; FS[4] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.250 ; +-------+-------------+-------------+--------------+-------------+--------------+------------+------------+ +-------------------------------------------------------------------------------------------------------+ ; Hold: 'nCRAS' ; +-------+-----------+-------------+--------------+-------------+--------------+------------+------------+ ; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ; +-------+-----------+-------------+--------------+-------------+--------------+------------+------------+ ; 1.744 ; Ready ; RBA[1]~reg0 ; RCLK ; nCRAS ; -0.500 ; 2.239 ; 3.557 ; ; 1.762 ; Ready ; RowA[4] ; RCLK ; nCRAS ; -0.500 ; 2.239 ; 3.575 ; ; 1.762 ; Ready ; RowA[5] ; RCLK ; nCRAS ; -0.500 ; 2.239 ; 3.575 ; ; 1.763 ; Ready ; RowA[2] ; RCLK ; nCRAS ; -0.500 ; 2.239 ; 3.576 ; ; 1.764 ; Ready ; RowA[9] ; RCLK ; nCRAS ; -0.500 ; 2.239 ; 3.577 ; ; 1.877 ; Ready ; RowA[1] ; RCLK ; nCRAS ; -0.500 ; 2.239 ; 3.690 ; ; 1.880 ; Ready ; RowA[0] ; RCLK ; nCRAS ; -0.500 ; 2.239 ; 3.693 ; ; 1.883 ; Ready ; RowA[8] ; RCLK ; nCRAS ; -0.500 ; 2.239 ; 3.696 ; ; 1.992 ; Ready ; RowA[7] ; RCLK ; nCRAS ; -0.500 ; 2.239 ; 3.805 ; ; 1.996 ; Ready ; RowA[6] ; RCLK ; nCRAS ; -0.500 ; 2.239 ; 3.809 ; ; 1.998 ; Ready ; RowA[3] ; RCLK ; nCRAS ; -0.500 ; 2.239 ; 3.811 ; ; 2.383 ; Ready ; RBA[0]~reg0 ; RCLK ; nCRAS ; -0.500 ; 2.239 ; 4.196 ; ; 2.471 ; nCCAS ; CBR ; nCCAS ; nCRAS ; 0.000 ; 5.955 ; 8.500 ; ; 2.971 ; nCCAS ; CBR ; nCCAS ; nCRAS ; -0.500 ; 5.955 ; 8.500 ; +-------+-----------+-------------+--------------+-------------+--------------+------------+------------+ +-------------------------------------------------------------------+ ; Setup Transfers ; +------------+----------+----------+----------+----------+----------+ ; From Clock ; To Clock ; RR Paths ; FR Paths ; RF Paths ; FF Paths ; +------------+----------+----------+----------+----------+----------+ ; ARCLK ; ARCLK ; 1 ; 0 ; 0 ; 0 ; ; RCLK ; ARCLK ; 1 ; 0 ; 0 ; 0 ; ; DRCLK ; DRCLK ; 1 ; 0 ; 0 ; 0 ; ; RCLK ; DRCLK ; 2 ; 0 ; 0 ; 0 ; ; nCCAS ; nCRAS ; 0 ; 0 ; 1 ; 1 ; ; RCLK ; nCRAS ; 0 ; 0 ; 12 ; 0 ; ; PHI2 ; PHI2 ; 0 ; 1 ; 160 ; 15 ; ; RCLK ; PHI2 ; 2 ; 0 ; 3 ; 0 ; ; DRCLK ; RCLK ; 3 ; 0 ; 0 ; 0 ; ; nCCAS ; RCLK ; 1 ; 1 ; 0 ; 0 ; ; nCRAS ; RCLK ; 1 ; 17 ; 0 ; 0 ; ; PHI2 ; RCLK ; 1 ; 13 ; 0 ; 0 ; ; RCLK ; RCLK ; 618 ; 0 ; 0 ; 0 ; +------------+----------+----------+----------+----------+----------+ Entries labeled "false path" only account for clock-to-clock false paths and not path-based false paths. As a result, actual path counts may be lower than reported. +-------------------------------------------------------------------+ ; Hold Transfers ; +------------+----------+----------+----------+----------+----------+ ; From Clock ; To Clock ; RR Paths ; FR Paths ; RF Paths ; FF Paths ; +------------+----------+----------+----------+----------+----------+ ; ARCLK ; ARCLK ; 1 ; 0 ; 0 ; 0 ; ; RCLK ; ARCLK ; 1 ; 0 ; 0 ; 0 ; ; DRCLK ; DRCLK ; 1 ; 0 ; 0 ; 0 ; ; RCLK ; DRCLK ; 2 ; 0 ; 0 ; 0 ; ; nCCAS ; nCRAS ; 0 ; 0 ; 1 ; 1 ; ; RCLK ; nCRAS ; 0 ; 0 ; 12 ; 0 ; ; PHI2 ; PHI2 ; 0 ; 1 ; 160 ; 15 ; ; RCLK ; PHI2 ; 2 ; 0 ; 3 ; 0 ; ; DRCLK ; RCLK ; 3 ; 0 ; 0 ; 0 ; ; nCCAS ; RCLK ; 1 ; 1 ; 0 ; 0 ; ; nCRAS ; RCLK ; 1 ; 17 ; 0 ; 0 ; ; PHI2 ; RCLK ; 1 ; 13 ; 0 ; 0 ; ; RCLK ; RCLK ; 618 ; 0 ; 0 ; 0 ; +------------+----------+----------+----------+----------+----------+ Entries labeled "false path" only account for clock-to-clock false paths and not path-based false paths. As a result, actual path counts may be lower than reported. --------------- ; Report TCCS ; --------------- No dedicated SERDES Transmitter circuitry present in device or used in design --------------- ; Report RSKM ; --------------- No non-DPA dedicated SERDES Receiver circuitry present in device or used in design +------------------------------------------------+ ; Unconstrained Paths Summary ; +---------------------------------+-------+------+ ; Property ; Setup ; Hold ; +---------------------------------+-------+------+ ; Illegal Clocks ; 0 ; 0 ; ; Unconstrained Clocks ; 0 ; 0 ; ; Unconstrained Input Ports ; 31 ; 31 ; ; Unconstrained Input Port Paths ; 249 ; 249 ; ; Unconstrained Output Ports ; 38 ; 38 ; ; Unconstrained Output Port Paths ; 78 ; 78 ; +---------------------------------+-------+------+ +-------------------------------------+ ; Clock Status Summary ; +--------+-------+------+-------------+ ; Target ; Clock ; Type ; Status ; +--------+-------+------+-------------+ ; ARCLK ; ARCLK ; Base ; Constrained ; ; DRCLK ; DRCLK ; Base ; Constrained ; ; PHI2 ; PHI2 ; Base ; Constrained ; ; RCLK ; RCLK ; Base ; Constrained ; ; nCCAS ; nCCAS ; Base ; Constrained ; ; nCRAS ; nCRAS ; Base ; Constrained ; +--------+-------+------+-------------+ +---------------------------------------------------------------------------------------------------+ ; Unconstrained Input Ports ; +------------+--------------------------------------------------------------------------------------+ ; Input Port ; Comment ; +------------+--------------------------------------------------------------------------------------+ ; CROW[0] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; CROW[1] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Din[0] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Din[1] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Din[2] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Din[3] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Din[4] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Din[5] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Din[6] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Din[7] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; MAin[0] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; MAin[1] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; MAin[2] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; MAin[3] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; MAin[4] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; MAin[5] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; MAin[6] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; MAin[7] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; MAin[8] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; MAin[9] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[0] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[1] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[2] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[3] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[4] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[5] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[6] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[7] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; nCCAS ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; nCRAS ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; nFWE ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; +------------+--------------------------------------------------------------------------------------+ +-----------------------------------------------------------------------------------------------------+ ; Unconstrained Output Ports ; +-------------+---------------------------------------------------------------------------------------+ ; Output Port ; Comment ; +-------------+---------------------------------------------------------------------------------------+ ; Dout[0] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Dout[1] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Dout[2] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Dout[3] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Dout[4] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Dout[5] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Dout[6] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Dout[7] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; LED ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[0] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[1] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[2] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[3] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[4] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[5] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[6] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[7] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[8] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[9] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[10] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[11] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RBA[0] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RBA[1] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RCKE ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RDQMH ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RDQML ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[0] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[1] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[2] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[3] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[4] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[5] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[6] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[7] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; nRCAS ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; nRCS ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; nRRAS ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; nRWE ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; +-------------+---------------------------------------------------------------------------------------+ +---------------------------------------------------------------------------------------------------+ ; Unconstrained Input Ports ; +------------+--------------------------------------------------------------------------------------+ ; Input Port ; Comment ; +------------+--------------------------------------------------------------------------------------+ ; CROW[0] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; CROW[1] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Din[0] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Din[1] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Din[2] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Din[3] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Din[4] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Din[5] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Din[6] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Din[7] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; MAin[0] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; MAin[1] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; MAin[2] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; MAin[3] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; MAin[4] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; MAin[5] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; MAin[6] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; MAin[7] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; MAin[8] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; MAin[9] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[0] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[1] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[2] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[3] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[4] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[5] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[6] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[7] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; nCCAS ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; nCRAS ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; ; nFWE ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ; +------------+--------------------------------------------------------------------------------------+ +-----------------------------------------------------------------------------------------------------+ ; Unconstrained Output Ports ; +-------------+---------------------------------------------------------------------------------------+ ; Output Port ; Comment ; +-------------+---------------------------------------------------------------------------------------+ ; Dout[0] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Dout[1] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Dout[2] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Dout[3] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Dout[4] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Dout[5] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Dout[6] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; Dout[7] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; LED ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[0] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[1] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[2] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[3] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[4] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[5] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[6] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[7] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[8] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[9] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[10] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RA[11] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RBA[0] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RBA[1] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RCKE ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RDQMH ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RDQML ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[0] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[1] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[2] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[3] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[4] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[5] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[6] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; RD[7] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; nRCAS ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; nRCS ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; nRRAS ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; ; nRWE ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ; +-------------+---------------------------------------------------------------------------------------+ +--------------------------+ ; Timing Analyzer Messages ; +--------------------------+ Info: ******************************************************************* Info: Running Quartus Prime Timing Analyzer Info: Version 19.1.0 Build 670 09/22/2019 SJ Lite Edition Info: Processing started: Sun Aug 13 06:36:31 2023 Info: Command: quartus_sta RAM2GS-MAXV -c RAM2GS Info: qsta_default_script.tcl version: #1 Warning (18236): Number of processors has not been specified which may cause overloading on shared machines. Set the global assignment NUM_PARALLEL_PROCESSORS in your QSF to an appropriate value for best performance. Info (20030): Parallel compilation is enabled and will use 4 of the 4 processors detected Info (21077): Low junction temperature is 0 degrees C Info (21077): High junction temperature is 85 degrees C Info (334003): Started post-fitting delay annotation Info (334004): Delay annotation completed successfully Critical Warning (332012): Synopsys Design Constraints File file not found: 'RAM2GS.sdc'. A Synopsys Design Constraints File is required by the Timing Analyzer to get proper timing constraints. Without it, the Compiler will not properly optimize the design. Info (332142): No user constrained base clocks found in the design. Calling "derive_clocks -period 1.0" Info (332105): Deriving Clocks Info (332105): create_clock -period 1.000 -name nCCAS nCCAS Info (332105): create_clock -period 1.000 -name nCRAS nCRAS Info (332105): create_clock -period 1.000 -name RCLK RCLK Info (332105): create_clock -period 1.000 -name PHI2 PHI2 Info (332105): create_clock -period 1.000 -name DRCLK DRCLK Info (332105): create_clock -period 1.000 -name ARCLK ARCLK Info: Found TIMING_ANALYZER_REPORT_SCRIPT_INCLUDE_DEFAULT_ANALYSIS = ON Info: Can't run Report Timing Closure Recommendations. The current device family is not supported. Critical Warning (332148): Timing requirements not met Info (332146): Worst-case setup slack is -99.000 Info (332119): Slack End Point TNS Clock Info (332119): ========= =================== ===================== Info (332119): -99.000 -99.000 ARCLK Info (332119): -99.000 -99.000 DRCLK Info (332119): -10.765 -121.853 PHI2 Info (332119): -9.110 -282.559 RCLK Info (332119): -2.305 -17.117 nCRAS Info (332146): Worst-case hold slack is -16.599 Info (332119): Slack End Point TNS Clock Info (332119): ========= =================== ===================== Info (332119): -16.599 -16.599 DRCLK Info (332119): -15.916 -15.916 ARCLK Info (332119): -0.387 -0.479 PHI2 Info (332119): 1.189 0.000 RCLK Info (332119): 1.744 0.000 nCRAS Info (332140): No Recovery paths to report Info (332140): No Removal paths to report Info (332146): Worst-case minimum pulse width slack is -29.500 Info (332119): Slack End Point TNS Clock Info (332119): ========= =================== ===================== Info (332119): -29.500 -59.000 ARCLK Info (332119): -29.500 -59.000 DRCLK Info (332119): -2.289 -2.289 PHI2 Info (332119): -2.289 -2.289 RCLK Info (332119): -2.289 -2.289 nCCAS Info (332119): -2.289 -2.289 nCRAS Info (332001): The selected device family is not supported by the report_metastability command. Info (332102): Design is not fully constrained for setup requirements Info (332102): Design is not fully constrained for hold requirements Info: Quartus Prime Timing Analyzer was successful. 0 errors, 3 warnings Info: Peak virtual memory: 4676 megabytes Info: Processing ended: Sun Aug 13 06:36:32 2023 Info: Elapsed time: 00:00:01 Info: Total CPU time (on all processors): 00:00:01