mirror of
https://github.com/garrettsworkshop/RAM2GS.git
synced 2024-11-29 12:49:57 +00:00
765 lines
78 KiB
Plaintext
765 lines
78 KiB
Plaintext
Fitter report for RAM2GS
|
|
Sun Aug 13 06:36:31 2023
|
|
Quartus Prime Version 19.1.0 Build 670 09/22/2019 SJ Lite Edition
|
|
|
|
|
|
---------------------
|
|
; Table of Contents ;
|
|
---------------------
|
|
1. Legal Notice
|
|
2. Fitter Summary
|
|
3. Fitter Settings
|
|
4. Parallel Compilation
|
|
5. Pin-Out File
|
|
6. Fitter Resource Usage Summary
|
|
7. Input Pins
|
|
8. Output Pins
|
|
9. Bidir Pins
|
|
10. I/O Bank Usage
|
|
11. All Package Pins
|
|
12. Output Pin Default Load For Reported TCO
|
|
13. Fitter Resource Utilization by Entity
|
|
14. Delay Chain Summary
|
|
15. Control Signals
|
|
16. Global & Other Fast Signals
|
|
17. Routing Usage Summary
|
|
18. LAB Logic Elements
|
|
19. LAB-wide Signals
|
|
20. LAB Signals Sourced
|
|
21. LAB Signals Sourced Out
|
|
22. LAB Distinct Inputs
|
|
23. Fitter Device Options
|
|
24. Estimated Delay Added for Hold Timing Summary
|
|
25. Estimated Delay Added for Hold Timing Details
|
|
26. Fitter Messages
|
|
27. Fitter Suppressed Messages
|
|
|
|
|
|
|
|
----------------
|
|
; Legal Notice ;
|
|
----------------
|
|
Copyright (C) 2019 Intel Corporation. All rights reserved.
|
|
Your use of Intel Corporation's design tools, logic functions
|
|
and other software and tools, and any partner logic
|
|
functions, and any output files from any of the foregoing
|
|
(including device programming or simulation files), and any
|
|
associated documentation or information are expressly subject
|
|
to the terms and conditions of the Intel Program License
|
|
Subscription Agreement, the Intel Quartus Prime License Agreement,
|
|
the Intel FPGA IP License Agreement, or other applicable license
|
|
agreement, including, without limitation, that your use is for
|
|
the sole purpose of programming logic devices manufactured by
|
|
Intel and sold by Intel or its authorized distributors. Please
|
|
refer to the applicable agreement for further details, at
|
|
https://fpgasoftware.intel.com/eula.
|
|
|
|
|
|
|
|
+---------------------------------------------------------------------+
|
|
; Fitter Summary ;
|
|
+-----------------------+---------------------------------------------+
|
|
; Fitter Status ; Successful - Sun Aug 13 06:36:31 2023 ;
|
|
; Quartus Prime Version ; 19.1.0 Build 670 09/22/2019 SJ Lite Edition ;
|
|
; Revision Name ; RAM2GS ;
|
|
; Top-level Entity Name ; RAM2GS ;
|
|
; Family ; MAX II ;
|
|
; Device ; EPM240T100C5 ;
|
|
; Timing Models ; Final ;
|
|
; Total logic elements ; 175 / 240 ( 73 % ) ;
|
|
; Total pins ; 63 / 80 ( 79 % ) ;
|
|
; Total virtual pins ; 0 ;
|
|
; UFM blocks ; 1 / 1 ( 100 % ) ;
|
|
+-----------------------+---------------------------------------------+
|
|
|
|
|
|
+--------------------------------------------------------------------------------------------------------------------------------------+
|
|
; Fitter Settings ;
|
|
+--------------------------------------------------------------------+--------------------------------+--------------------------------+
|
|
; Option ; Setting ; Default Value ;
|
|
+--------------------------------------------------------------------+--------------------------------+--------------------------------+
|
|
; Device ; EPM240T100C5 ; ;
|
|
; Minimum Core Junction Temperature ; 0 ; ;
|
|
; Maximum Core Junction Temperature ; 85 ; ;
|
|
; Fit Attempts to Skip ; 0 ; 0.0 ;
|
|
; Use smart compilation ; Off ; Off ;
|
|
; Enable parallel Assembler and Timing Analyzer during compilation ; On ; On ;
|
|
; Enable compact report table ; Off ; Off ;
|
|
; Router Timing Optimization Level ; Normal ; Normal ;
|
|
; Placement Effort Multiplier ; 1.0 ; 1.0 ;
|
|
; Router Effort Multiplier ; 1.0 ; 1.0 ;
|
|
; Always Enable Input Buffers ; Off ; Off ;
|
|
; Optimize Hold Timing ; IO Paths and Minimum TPD Paths ; IO Paths and Minimum TPD Paths ;
|
|
; Optimize Multi-Corner Timing ; Off ; Off ;
|
|
; Guarantee I/O Paths Have Zero Hold Time at Fast Corner ; On ; On ;
|
|
; Power Optimization During Fitting ; Normal compilation ; Normal compilation ;
|
|
; Optimize Timing ; Normal compilation ; Normal compilation ;
|
|
; Optimize Timing for ECOs ; Off ; Off ;
|
|
; Regenerate Full Fit Report During ECO Compiles ; Off ; Off ;
|
|
; Optimize IOC Register Placement for Timing ; Normal ; Normal ;
|
|
; Limit to One Fitting Attempt ; Off ; Off ;
|
|
; Final Placement Optimizations ; Automatically ; Automatically ;
|
|
; Fitter Aggressive Routability Optimizations ; Automatically ; Automatically ;
|
|
; Fitter Initial Placement Seed ; 1 ; 1 ;
|
|
; Periphery to Core Placement and Routing Optimization ; Off ; Off ;
|
|
; Slow Slew Rate ; Off ; Off ;
|
|
; PCI I/O ; Off ; Off ;
|
|
; Weak Pull-Up Resistor ; Off ; Off ;
|
|
; Enable Bus-Hold Circuitry ; Off ; Off ;
|
|
; Auto Delay Chains ; On ; On ;
|
|
; Auto Delay Chains for High Fanout Input Pins ; Off ; Off ;
|
|
; Perform Physical Synthesis for Combinational Logic for Performance ; Off ; Off ;
|
|
; Perform Register Duplication for Performance ; Off ; Off ;
|
|
; Perform Register Retiming for Performance ; Off ; Off ;
|
|
; Perform Asynchronous Signal Pipelining ; Off ; Off ;
|
|
; Fitter Effort ; Auto Fit ; Auto Fit ;
|
|
; Physical Synthesis Effort Level ; Normal ; Normal ;
|
|
; Logic Cell Insertion - Logic Duplication ; Auto ; Auto ;
|
|
; Auto Register Duplication ; Auto ; Auto ;
|
|
; Auto Global Clock ; On ; On ;
|
|
; Auto Global Register Control Signals ; On ; On ;
|
|
; Force Fitter to Avoid Periphery Placement Warnings ; Off ; Off ;
|
|
+--------------------------------------------------------------------+--------------------------------+--------------------------------+
|
|
|
|
|
|
+------------------------------------------+
|
|
; Parallel Compilation ;
|
|
+----------------------------+-------------+
|
|
; Processors ; Number ;
|
|
+----------------------------+-------------+
|
|
; Number detected on machine ; 8 ;
|
|
; Maximum allowed ; 4 ;
|
|
; ; ;
|
|
; Average used ; 1.05 ;
|
|
; Maximum used ; 4 ;
|
|
; ; ;
|
|
; Usage by Processor ; % Time Used ;
|
|
; Processor 1 ; 100.0% ;
|
|
; Processor 2 ; 2.0% ;
|
|
; Processors 3-4 ; 1.3% ;
|
|
+----------------------------+-------------+
|
|
|
|
|
|
+--------------+
|
|
; Pin-Out File ;
|
|
+--------------+
|
|
The pin-out file can be found in D:/OneDrive/Documents/GitHub/RAM2GS/CPLD/MAXII/output_files/RAM2GS.pin.
|
|
|
|
|
|
+---------------------------------------------------------------------+
|
|
; Fitter Resource Usage Summary ;
|
|
+---------------------------------------------+-----------------------+
|
|
; Resource ; Usage ;
|
|
+---------------------------------------------+-----------------------+
|
|
; Total logic elements ; 175 / 240 ( 73 % ) ;
|
|
; -- Combinational with no register ; 77 ;
|
|
; -- Register only ; 21 ;
|
|
; -- Combinational with a register ; 77 ;
|
|
; ; ;
|
|
; Logic element usage by number of LUT inputs ; ;
|
|
; -- 4 input functions ; 57 ;
|
|
; -- 3 input functions ; 46 ;
|
|
; -- 2 input functions ; 42 ;
|
|
; -- 1 input functions ; 8 ;
|
|
; -- 0 input functions ; 1 ;
|
|
; ; ;
|
|
; Logic elements by mode ; ;
|
|
; -- normal mode ; 159 ;
|
|
; -- arithmetic mode ; 16 ;
|
|
; -- qfbk mode ; 7 ;
|
|
; -- register cascade mode ; 0 ;
|
|
; -- synchronous clear/load mode ; 25 ;
|
|
; -- asynchronous clear/load mode ; 0 ;
|
|
; ; ;
|
|
; Total registers ; 98 / 240 ( 41 % ) ;
|
|
; Total LABs ; 21 / 24 ( 88 % ) ;
|
|
; Logic elements in carry chains ; 17 ;
|
|
; Virtual pins ; 0 ;
|
|
; I/O pins ; 63 / 80 ( 79 % ) ;
|
|
; -- Clock pins ; 2 / 4 ( 50 % ) ;
|
|
; ; ;
|
|
; UFM blocks ; 1 / 1 ( 100 % ) ;
|
|
; ; ;
|
|
; -- Total Fixed Point DSP Blocks ; 0 ;
|
|
; -- Total Floating Point DSP Blocks ; 0 ;
|
|
; ; ;
|
|
; Global signals ; 4 ;
|
|
; -- Global clocks ; 4 / 4 ( 100 % ) ;
|
|
; JTAGs ; 0 / 1 ( 0 % ) ;
|
|
; Average interconnect usage (total/H/V) ; 23.8% / 26.2% / 21.3% ;
|
|
; Peak interconnect usage (total/H/V) ; 23.8% / 26.2% / 21.3% ;
|
|
; Maximum fan-out ; 55 ;
|
|
; Highest non-global fan-out ; 41 ;
|
|
; Total fan-out ; 661 ;
|
|
; Average fan-out ; 2.77 ;
|
|
+---------------------------------------------+-----------------------+
|
|
|
|
|
|
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
|
|
; Input Pins ;
|
|
+---------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+----------------+
|
|
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; PCI I/O Enabled ; Bus Hold ; Weak Pull Up ; I/O Standard ; Location assigned by ; Slow Slew Rate ;
|
|
+---------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+----------------+
|
|
; CROW[0] ; 54 ; 2 ; 8 ; 1 ; 2 ; 1 ; 0 ; no ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; CROW[1] ; 55 ; 2 ; 8 ; 1 ; 1 ; 1 ; 0 ; no ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; Din[0] ; 42 ; 1 ; 5 ; 0 ; 0 ; 6 ; 0 ; no ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; Din[1] ; 36 ; 1 ; 4 ; 0 ; 2 ; 6 ; 0 ; no ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; Din[2] ; 35 ; 1 ; 3 ; 0 ; 0 ; 6 ; 0 ; no ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; Din[3] ; 37 ; 1 ; 4 ; 0 ; 1 ; 6 ; 0 ; no ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; Din[4] ; 39 ; 1 ; 5 ; 0 ; 3 ; 7 ; 0 ; no ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; Din[5] ; 38 ; 1 ; 4 ; 0 ; 0 ; 8 ; 0 ; no ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; Din[6] ; 41 ; 1 ; 5 ; 0 ; 1 ; 8 ; 0 ; no ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; Din[7] ; 40 ; 1 ; 5 ; 0 ; 2 ; 6 ; 0 ; no ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; MAin[0] ; 49 ; 1 ; 7 ; 0 ; 2 ; 5 ; 0 ; no ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; MAin[1] ; 51 ; 1 ; 7 ; 0 ; 0 ; 6 ; 0 ; no ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; MAin[2] ; 50 ; 1 ; 7 ; 0 ; 1 ; 3 ; 0 ; no ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; MAin[3] ; 71 ; 2 ; 8 ; 4 ; 3 ; 3 ; 0 ; no ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; MAin[4] ; 70 ; 2 ; 8 ; 4 ; 4 ; 3 ; 0 ; no ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; MAin[5] ; 69 ; 2 ; 8 ; 3 ; 0 ; 3 ; 0 ; no ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; MAin[6] ; 72 ; 2 ; 8 ; 4 ; 2 ; 3 ; 0 ; no ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; MAin[7] ; 68 ; 2 ; 8 ; 3 ; 1 ; 3 ; 0 ; no ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; MAin[8] ; 73 ; 2 ; 8 ; 4 ; 1 ; 2 ; 0 ; no ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; MAin[9] ; 74 ; 2 ; 8 ; 4 ; 0 ; 4 ; 0 ; no ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; PHI2 ; 52 ; 2 ; 8 ; 1 ; 4 ; 22 ; 0 ; yes ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; RCLK ; 12 ; 1 ; 1 ; 3 ; 3 ; 55 ; 0 ; yes ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; nCCAS ; 53 ; 2 ; 8 ; 1 ; 3 ; 11 ; 0 ; yes ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; nCRAS ; 67 ; 2 ; 8 ; 3 ; 2 ; 16 ; 0 ; yes ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
; nFWE ; 48 ; 1 ; 6 ; 0 ; 0 ; 3 ; 0 ; no ; no ; no ; Off ; 3.3-V LVCMOS ; User ; no ;
|
|
+---------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------+--------------+--------------+----------------------+----------------+
|
|
|
|
|
|
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
|
|
; Output Pins ;
|
|
+---------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+----------------------+---------------------+
|
|
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Output Register ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; TRI Primitive ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Fast Output Connection ; Location assigned by ; Load ; Output Enable Source ; Output Enable Group ;
|
|
+---------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+----------------------+---------------------+
|
|
; Dout[0] ; 33 ; 1 ; 3 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; - ; - ;
|
|
; Dout[1] ; 57 ; 2 ; 8 ; 2 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; - ; - ;
|
|
; Dout[2] ; 56 ; 2 ; 8 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; - ; - ;
|
|
; Dout[3] ; 47 ; 1 ; 6 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; - ; - ;
|
|
; Dout[4] ; 44 ; 1 ; 6 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; - ; - ;
|
|
; Dout[5] ; 28 ; 1 ; 2 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; - ; - ;
|
|
; Dout[6] ; 34 ; 1 ; 3 ; 0 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; - ; - ;
|
|
; Dout[7] ; 43 ; 1 ; 6 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; - ; - ;
|
|
; LED ; 88 ; 2 ; 5 ; 5 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVTTL ; 16mA ; no ; User ; 10 pF ; - ; - ;
|
|
; RA[0] ; 18 ; 1 ; 1 ; 1 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; - ; - ;
|
|
; RA[10] ; 16 ; 1 ; 1 ; 2 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; - ; - ;
|
|
; RA[11] ; 7 ; 1 ; 1 ; 3 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; - ; - ;
|
|
; RA[1] ; 20 ; 1 ; 1 ; 1 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; yes ; User ; 10 pF ; - ; - ;
|
|
; RA[2] ; 30 ; 1 ; 3 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; - ; - ;
|
|
; RA[3] ; 27 ; 1 ; 2 ; 0 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; - ; - ;
|
|
; RA[4] ; 26 ; 1 ; 2 ; 0 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; yes ; User ; 10 pF ; - ; - ;
|
|
; RA[5] ; 29 ; 1 ; 2 ; 0 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; - ; - ;
|
|
; RA[6] ; 21 ; 1 ; 1 ; 1 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; - ; - ;
|
|
; RA[7] ; 19 ; 1 ; 1 ; 1 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; - ; - ;
|
|
; RA[8] ; 17 ; 1 ; 1 ; 2 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; - ; - ;
|
|
; RA[9] ; 15 ; 1 ; 1 ; 2 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; - ; - ;
|
|
; RBA[0] ; 5 ; 1 ; 1 ; 4 ; 3 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 4mA ; no ; User ; 10 pF ; - ; - ;
|
|
; RBA[1] ; 14 ; 1 ; 1 ; 2 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 4mA ; yes ; User ; 10 pF ; - ; - ;
|
|
; RCKE ; 8 ; 1 ; 1 ; 3 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 4mA ; yes ; User ; 10 pF ; - ; - ;
|
|
; RDQMH ; 2 ; 1 ; 1 ; 4 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; - ; - ;
|
|
; RDQML ; 98 ; 2 ; 2 ; 5 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; - ; - ;
|
|
; nRCAS ; 4 ; 1 ; 1 ; 4 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 4mA ; no ; User ; 10 pF ; - ; - ;
|
|
; nRCS ; 3 ; 1 ; 1 ; 4 ; 1 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 4mA ; no ; User ; 10 pF ; - ; - ;
|
|
; nRRAS ; 6 ; 1 ; 1 ; 3 ; 0 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 4mA ; yes ; User ; 10 pF ; - ; - ;
|
|
; nRWE ; 100 ; 2 ; 2 ; 5 ; 2 ; no ; no ; no ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 4mA ; no ; User ; 10 pF ; - ; - ;
|
|
+---------+-------+----------+--------------+--------------+-------------+-----------------+----------------+-----------------+------------+---------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+----------------------+---------------------+
|
|
|
|
|
|
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
|
|
; Bidir Pins ;
|
|
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+----------------------+---------------------+
|
|
; Name ; Pin # ; I/O Bank ; X coordinate ; Y coordinate ; Cell number ; Combinational Fan-Out ; Registered Fan-Out ; Global ; Output Register ; Slow Slew Rate ; PCI I/O Enabled ; Open Drain ; Bus Hold ; Weak Pull Up ; I/O Standard ; Current Strength ; Fast Output Connection ; Location assigned by ; Load ; Output Enable Source ; Output Enable Group ;
|
|
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+----------------------+---------------------+
|
|
; RD[0] ; 96 ; 2 ; 3 ; 5 ; 2 ; 1 ; 0 ; no ; no ; yes ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; comb~0 ; - ;
|
|
; RD[1] ; 90 ; 2 ; 4 ; 5 ; 1 ; 1 ; 0 ; no ; no ; yes ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; yes ; User ; 10 pF ; comb~0 ; - ;
|
|
; RD[2] ; 89 ; 2 ; 4 ; 5 ; 0 ; 1 ; 0 ; no ; no ; yes ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; yes ; User ; 10 pF ; comb~0 ; - ;
|
|
; RD[3] ; 99 ; 2 ; 2 ; 5 ; 1 ; 1 ; 0 ; no ; no ; yes ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; comb~0 ; - ;
|
|
; RD[4] ; 92 ; 2 ; 3 ; 5 ; 0 ; 1 ; 0 ; no ; no ; yes ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; comb~0 ; - ;
|
|
; RD[5] ; 91 ; 2 ; 4 ; 5 ; 2 ; 1 ; 0 ; no ; no ; yes ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; yes ; User ; 10 pF ; comb~0 ; - ;
|
|
; RD[6] ; 95 ; 2 ; 3 ; 5 ; 1 ; 1 ; 0 ; no ; no ; yes ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; yes ; User ; 10 pF ; comb~0 ; - ;
|
|
; RD[7] ; 97 ; 2 ; 3 ; 5 ; 3 ; 1 ; 0 ; no ; no ; yes ; no ; no ; no ; Off ; 3.3-V LVCMOS ; 8mA ; no ; User ; 10 pF ; comb~0 ; - ;
|
|
+-------+-------+----------+--------------+--------------+-------------+-----------------------+--------------------+--------+-----------------+----------------+-----------------+------------+----------+--------------+--------------+------------------+------------------------+----------------------+-------+----------------------+---------------------+
|
|
|
|
|
|
+-------------------------------------------------------------+
|
|
; I/O Bank Usage ;
|
|
+----------+-------------------+---------------+--------------+
|
|
; I/O Bank ; Usage ; VCCIO Voltage ; VREF Voltage ;
|
|
+----------+-------------------+---------------+--------------+
|
|
; 1 ; 38 / 38 ( 100 % ) ; 3.3V ; -- ;
|
|
; 2 ; 25 / 42 ( 60 % ) ; 3.3V ; -- ;
|
|
+----------+-------------------+---------------+--------------+
|
|
|
|
|
|
+------------------------------------------------------------------------------------------------------------------------------------------------+
|
|
; All Package Pins ;
|
|
+----------+------------+----------+----------------+--------+--------------+-----------+------------+-----------------+----------+--------------+
|
|
; Location ; Pad Number ; I/O Bank ; Pin Name/Usage ; Dir. ; I/O Standard ; Voltage ; I/O Type ; User Assignment ; Bus Hold ; Weak Pull Up ;
|
|
+----------+------------+----------+----------------+--------+--------------+-----------+------------+-----------------+----------+--------------+
|
|
; 1 ; 83 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
|
; 2 ; 0 ; 1 ; RDQMH ; output ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 3 ; 1 ; 1 ; nRCS ; output ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 4 ; 2 ; 1 ; nRCAS ; output ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 5 ; 3 ; 1 ; RBA[0] ; output ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 6 ; 4 ; 1 ; nRRAS ; output ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 7 ; 5 ; 1 ; RA[11] ; output ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 8 ; 6 ; 1 ; RCKE ; output ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 9 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
|
; 10 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ;
|
|
; 11 ; ; ; GNDINT ; gnd ; ; ; -- ; ; -- ; -- ;
|
|
; 12 ; 7 ; 1 ; RCLK ; input ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 13 ; ; ; VCCINT ; power ; ; 2.5V/3.3V ; -- ; ; -- ; -- ;
|
|
; 14 ; 8 ; 1 ; RBA[1] ; output ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 15 ; 9 ; 1 ; RA[9] ; output ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 16 ; 10 ; 1 ; RA[10] ; output ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 17 ; 11 ; 1 ; RA[8] ; output ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 18 ; 12 ; 1 ; RA[0] ; output ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 19 ; 13 ; 1 ; RA[7] ; output ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 20 ; 14 ; 1 ; RA[1] ; output ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 21 ; 15 ; 1 ; RA[6] ; output ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 22 ; 16 ; 1 ; #TMS ; input ; ; ; -- ; ; -- ; -- ;
|
|
; 23 ; 17 ; 1 ; #TDI ; input ; ; ; -- ; ; -- ; -- ;
|
|
; 24 ; 18 ; 1 ; #TCK ; input ; ; ; -- ; ; -- ; -- ;
|
|
; 25 ; 19 ; 1 ; #TDO ; output ; ; ; -- ; ; -- ; -- ;
|
|
; 26 ; 20 ; 1 ; RA[4] ; output ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 27 ; 21 ; 1 ; RA[3] ; output ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 28 ; 22 ; 1 ; Dout[5] ; output ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 29 ; 23 ; 1 ; RA[5] ; output ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 30 ; 24 ; 1 ; RA[2] ; output ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 31 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
|
; 32 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ;
|
|
; 33 ; 25 ; 1 ; Dout[0] ; output ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 34 ; 26 ; 1 ; Dout[6] ; output ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 35 ; 27 ; 1 ; Din[2] ; input ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 36 ; 28 ; 1 ; Din[1] ; input ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 37 ; 29 ; 1 ; Din[3] ; input ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 38 ; 30 ; 1 ; Din[5] ; input ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 39 ; 31 ; 1 ; Din[4] ; input ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 40 ; 32 ; 1 ; Din[7] ; input ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 41 ; 33 ; 1 ; Din[6] ; input ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 42 ; 34 ; 1 ; Din[0] ; input ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 43 ; 35 ; 1 ; Dout[7] ; output ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 44 ; 36 ; 1 ; Dout[4] ; output ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 45 ; ; 1 ; VCCIO1 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
|
; 46 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ;
|
|
; 47 ; 37 ; 1 ; Dout[3] ; output ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 48 ; 38 ; 1 ; nFWE ; input ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 49 ; 39 ; 1 ; MAin[0] ; input ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 50 ; 40 ; 1 ; MAin[2] ; input ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 51 ; 41 ; 1 ; MAin[1] ; input ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 52 ; 42 ; 2 ; PHI2 ; input ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 53 ; 43 ; 2 ; nCCAS ; input ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 54 ; 44 ; 2 ; CROW[0] ; input ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 55 ; 45 ; 2 ; CROW[1] ; input ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 56 ; 46 ; 2 ; Dout[2] ; output ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 57 ; 47 ; 2 ; Dout[1] ; output ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 58 ; 48 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
|
; 59 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
|
; 60 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ;
|
|
; 61 ; 49 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
|
; 62 ; 50 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
|
; 63 ; ; ; VCCINT ; power ; ; 2.5V/3.3V ; -- ; ; -- ; -- ;
|
|
; 64 ; 51 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
|
; 65 ; ; ; GNDINT ; gnd ; ; ; -- ; ; -- ; -- ;
|
|
; 66 ; 52 ; 2 ; GND* ; ; ; ; Row I/O ; ; no ; Off ;
|
|
; 67 ; 53 ; 2 ; nCRAS ; input ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 68 ; 54 ; 2 ; MAin[7] ; input ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 69 ; 55 ; 2 ; MAin[5] ; input ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 70 ; 56 ; 2 ; MAin[4] ; input ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 71 ; 57 ; 2 ; MAin[3] ; input ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 72 ; 58 ; 2 ; MAin[6] ; input ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 73 ; 59 ; 2 ; MAin[8] ; input ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 74 ; 60 ; 2 ; MAin[9] ; input ; 3.3-V LVCMOS ; ; Row I/O ; Y ; no ; Off ;
|
|
; 75 ; 61 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
|
; 76 ; 62 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
|
; 77 ; 63 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
|
; 78 ; 64 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
|
; 79 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ;
|
|
; 80 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
|
; 81 ; 65 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
|
; 82 ; 66 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
|
; 83 ; 67 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
|
; 84 ; 68 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
|
; 85 ; 69 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
|
; 86 ; 70 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
|
; 87 ; 71 ; 2 ; GND* ; ; ; ; Column I/O ; ; no ; Off ;
|
|
; 88 ; 72 ; 2 ; LED ; output ; 3.3-V LVTTL ; ; Column I/O ; Y ; no ; Off ;
|
|
; 89 ; 73 ; 2 ; RD[2] ; bidir ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 90 ; 74 ; 2 ; RD[1] ; bidir ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 91 ; 75 ; 2 ; RD[5] ; bidir ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 92 ; 76 ; 2 ; RD[4] ; bidir ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 93 ; ; ; GNDIO ; gnd ; ; ; -- ; ; -- ; -- ;
|
|
; 94 ; ; 2 ; VCCIO2 ; power ; ; 3.3V ; -- ; ; -- ; -- ;
|
|
; 95 ; 77 ; 2 ; RD[6] ; bidir ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 96 ; 78 ; 2 ; RD[0] ; bidir ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 97 ; 79 ; 2 ; RD[7] ; bidir ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 98 ; 80 ; 2 ; RDQML ; output ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 99 ; 81 ; 2 ; RD[3] ; bidir ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
; 100 ; 82 ; 2 ; nRWE ; output ; 3.3-V LVCMOS ; ; Column I/O ; Y ; no ; Off ;
|
|
+----------+------------+----------+----------------+--------+--------------+-----------+------------+-----------------+----------+--------------+
|
|
Note: Pin directions (input, output or bidir) are based on device operating in user mode.
|
|
|
|
|
|
+-------------------------------------------------------------+
|
|
; Output Pin Default Load For Reported TCO ;
|
|
+----------------------------+-------+------------------------+
|
|
; I/O Standard ; Load ; Termination Resistance ;
|
|
+----------------------------+-------+------------------------+
|
|
; 3.3-V LVTTL ; 10 pF ; Not Available ;
|
|
; 3.3-V LVCMOS ; 10 pF ; Not Available ;
|
|
; 2.5 V ; 10 pF ; Not Available ;
|
|
; 1.8 V ; 10 pF ; Not Available ;
|
|
; 1.5 V ; 10 pF ; Not Available ;
|
|
; 3.3V Schmitt Trigger Input ; 10 pF ; Not Available ;
|
|
; 2.5V Schmitt Trigger Input ; 10 pF ; Not Available ;
|
|
+----------------------------+-------+------------------------+
|
|
Note: User assignments will override these defaults. The user specified values are listed in the Output Pins and Bidir Pins tables.
|
|
|
|
|
|
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
|
|
; Fitter Resource Utilization by Entity ;
|
|
+-----------------------------------------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+------------------------------------------------------------------------+---------------------+--------------+
|
|
; Compilation Hierarchy Node ; Logic Cells ; LC Registers ; UFM Blocks ; Pins ; Virtual Pins ; LUT-Only LCs ; Register-Only LCs ; LUT/Register LCs ; Carry Chain LCs ; Packed LCs ; Full Hierarchy Name ; Entity Name ; Library Name ;
|
|
+-----------------------------------------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+------------------------------------------------------------------------+---------------------+--------------+
|
|
; |RAM2GS ; 175 (175) ; 98 ; 1 ; 63 ; 0 ; 77 (77) ; 21 (21) ; 77 (77) ; 17 (17) ; 7 (7) ; |RAM2GS ; RAM2GS ; work ;
|
|
; |UFM:UFM_inst| ; 0 (0) ; 0 ; 1 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |RAM2GS|UFM:UFM_inst ; UFM ; work ;
|
|
; |UFM_altufm_none_unv:UFM_altufm_none_unv_component| ; 0 (0) ; 0 ; 1 ; 0 ; 0 ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; 0 (0) ; |RAM2GS|UFM:UFM_inst|UFM_altufm_none_unv:UFM_altufm_none_unv_component ; UFM_altufm_none_unv ; work ;
|
|
+-----------------------------------------------------------+-------------+--------------+------------+------+--------------+--------------+-------------------+------------------+-----------------+------------+------------------------------------------------------------------------+---------------------+--------------+
|
|
Note: For table entries with two numbers listed, the numbers in parentheses indicate the number of resources of the given type used by the specific entity alone. The numbers listed outside of parentheses indicate the total resources of the given type used by the specific entity and all of its sub-entities in the hierarchy.
|
|
|
|
|
|
+------------------------------------+
|
|
; Delay Chain Summary ;
|
|
+---------+----------+---------------+
|
|
; Name ; Pin Type ; Pad to Core 0 ;
|
|
+---------+----------+---------------+
|
|
; Dout[0] ; Output ; -- ;
|
|
; Dout[1] ; Output ; -- ;
|
|
; Dout[2] ; Output ; -- ;
|
|
; Dout[3] ; Output ; -- ;
|
|
; Dout[4] ; Output ; -- ;
|
|
; Dout[5] ; Output ; -- ;
|
|
; Dout[6] ; Output ; -- ;
|
|
; Dout[7] ; Output ; -- ;
|
|
; LED ; Output ; -- ;
|
|
; RBA[0] ; Output ; -- ;
|
|
; RBA[1] ; Output ; -- ;
|
|
; RA[0] ; Output ; -- ;
|
|
; RA[1] ; Output ; -- ;
|
|
; RA[2] ; Output ; -- ;
|
|
; RA[3] ; Output ; -- ;
|
|
; RA[4] ; Output ; -- ;
|
|
; RA[5] ; Output ; -- ;
|
|
; RA[6] ; Output ; -- ;
|
|
; RA[7] ; Output ; -- ;
|
|
; RA[8] ; Output ; -- ;
|
|
; RA[9] ; Output ; -- ;
|
|
; RA[10] ; Output ; -- ;
|
|
; RA[11] ; Output ; -- ;
|
|
; nRCS ; Output ; -- ;
|
|
; RCKE ; Output ; -- ;
|
|
; nRWE ; Output ; -- ;
|
|
; nRRAS ; Output ; -- ;
|
|
; nRCAS ; Output ; -- ;
|
|
; RDQMH ; Output ; -- ;
|
|
; RDQML ; Output ; -- ;
|
|
; RD[0] ; Bidir ; (0) ;
|
|
; RD[1] ; Bidir ; (0) ;
|
|
; RD[2] ; Bidir ; (0) ;
|
|
; RD[3] ; Bidir ; (0) ;
|
|
; RD[4] ; Bidir ; (0) ;
|
|
; RD[5] ; Bidir ; (0) ;
|
|
; RD[6] ; Bidir ; (0) ;
|
|
; RD[7] ; Bidir ; (0) ;
|
|
; nCRAS ; Input ; (0) ;
|
|
; MAin[0] ; Input ; (0) ;
|
|
; MAin[1] ; Input ; (0) ;
|
|
; MAin[2] ; Input ; (0) ;
|
|
; MAin[3] ; Input ; (0) ;
|
|
; MAin[4] ; Input ; (0) ;
|
|
; MAin[5] ; Input ; (0) ;
|
|
; MAin[6] ; Input ; (0) ;
|
|
; MAin[7] ; Input ; (0) ;
|
|
; MAin[8] ; Input ; (0) ;
|
|
; MAin[9] ; Input ; (0) ;
|
|
; RCLK ; Input ; (0) ;
|
|
; nCCAS ; Input ; (0) ;
|
|
; CROW[0] ; Input ; (1) ;
|
|
; CROW[1] ; Input ; (1) ;
|
|
; PHI2 ; Input ; (0) ;
|
|
; Din[6] ; Input ; (1) ;
|
|
; nFWE ; Input ; (1) ;
|
|
; Din[0] ; Input ; (1) ;
|
|
; Din[7] ; Input ; (1) ;
|
|
; Din[1] ; Input ; (1) ;
|
|
; Din[4] ; Input ; (1) ;
|
|
; Din[2] ; Input ; (1) ;
|
|
; Din[3] ; Input ; (1) ;
|
|
; Din[5] ; Input ; (1) ;
|
|
+---------+----------+---------------+
|
|
|
|
|
|
+-----------------------------------------------------------------------------------------------------------------+
|
|
; Control Signals ;
|
|
+------------+-------------+---------+-------------------------+--------+----------------------+------------------+
|
|
; Name ; Location ; Fan-Out ; Usage ; Global ; Global Resource Used ; Global Line Name ;
|
|
+------------+-------------+---------+-------------------------+--------+----------------------+------------------+
|
|
; CmdDRDIn~1 ; LC_X6_Y1_N6 ; 4 ; Clock enable ; no ; -- ; -- ;
|
|
; CmdLEDEN~1 ; LC_X5_Y1_N9 ; 3 ; Clock enable ; no ; -- ; -- ;
|
|
; DRDIn~1 ; LC_X5_Y1_N0 ; 2 ; Clock enable ; no ; -- ; -- ;
|
|
; PHI2 ; PIN_52 ; 22 ; Clock ; yes ; Global Clock ; GCLK3 ;
|
|
; RCLK ; PIN_12 ; 55 ; Clock ; yes ; Global Clock ; GCLK0 ;
|
|
; Ready ; LC_X3_Y2_N5 ; 40 ; Sync. clear, Sync. load ; no ; -- ; -- ;
|
|
; always8~6 ; LC_X6_Y3_N1 ; 3 ; Clock enable ; no ; -- ; -- ;
|
|
; comb~0 ; LC_X3_Y4_N5 ; 8 ; Output enable ; no ; -- ; -- ;
|
|
; nCCAS ; PIN_53 ; 11 ; Clock ; yes ; Global Clock ; GCLK2 ;
|
|
; nCRAS ; PIN_67 ; 16 ; Clock ; yes ; Global Clock ; GCLK1 ;
|
|
+------------+-------------+---------+-------------------------+--------+----------------------+------------------+
|
|
|
|
|
|
+----------------------------------------------------------------------+
|
|
; Global & Other Fast Signals ;
|
|
+-------+----------+---------+----------------------+------------------+
|
|
; Name ; Location ; Fan-Out ; Global Resource Used ; Global Line Name ;
|
|
+-------+----------+---------+----------------------+------------------+
|
|
; PHI2 ; PIN_52 ; 22 ; Global Clock ; GCLK3 ;
|
|
; RCLK ; PIN_12 ; 55 ; Global Clock ; GCLK0 ;
|
|
; nCCAS ; PIN_53 ; 11 ; Global Clock ; GCLK2 ;
|
|
; nCRAS ; PIN_67 ; 16 ; Global Clock ; GCLK1 ;
|
|
+-------+----------+---------+----------------------+------------------+
|
|
|
|
|
|
+--------------------------------------------+
|
|
; Routing Usage Summary ;
|
|
+-----------------------+--------------------+
|
|
; Routing Resource Type ; Usage ;
|
|
+-----------------------+--------------------+
|
|
; C4s ; 146 / 784 ( 19 % ) ;
|
|
; Direct links ; 45 / 888 ( 5 % ) ;
|
|
; Global clocks ; 4 / 4 ( 100 % ) ;
|
|
; LAB clocks ; 14 / 32 ( 44 % ) ;
|
|
; LUT chains ; 27 / 216 ( 13 % ) ;
|
|
; Local interconnects ; 266 / 888 ( 30 % ) ;
|
|
; R4s ; 149 / 704 ( 21 % ) ;
|
|
+-----------------------+--------------------+
|
|
|
|
|
|
+---------------------------------------------------------------------------+
|
|
; LAB Logic Elements ;
|
|
+--------------------------------------------+------------------------------+
|
|
; Number of Logic Elements (Average = 8.33) ; Number of LABs (Total = 21) ;
|
|
+--------------------------------------------+------------------------------+
|
|
; 1 ; 0 ;
|
|
; 2 ; 1 ;
|
|
; 3 ; 1 ;
|
|
; 4 ; 1 ;
|
|
; 5 ; 1 ;
|
|
; 6 ; 1 ;
|
|
; 7 ; 1 ;
|
|
; 8 ; 0 ;
|
|
; 9 ; 2 ;
|
|
; 10 ; 13 ;
|
|
+--------------------------------------------+------------------------------+
|
|
|
|
|
|
+-------------------------------------------------------------------+
|
|
; LAB-wide Signals ;
|
|
+------------------------------------+------------------------------+
|
|
; LAB-wide Signals (Average = 1.33) ; Number of LABs (Total = 21) ;
|
|
+------------------------------------+------------------------------+
|
|
; 1 Clock ; 10 ;
|
|
; 1 Clock enable ; 3 ;
|
|
; 1 Sync. clear ; 3 ;
|
|
; 1 Sync. load ; 2 ;
|
|
; 2 Clocks ; 10 ;
|
|
+------------------------------------+------------------------------+
|
|
|
|
|
|
+----------------------------------------------------------------------------+
|
|
; LAB Signals Sourced ;
|
|
+---------------------------------------------+------------------------------+
|
|
; Number of Signals Sourced (Average = 8.62) ; Number of LABs (Total = 21) ;
|
|
+---------------------------------------------+------------------------------+
|
|
; 0 ; 0 ;
|
|
; 1 ; 0 ;
|
|
; 2 ; 1 ;
|
|
; 3 ; 1 ;
|
|
; 4 ; 1 ;
|
|
; 5 ; 1 ;
|
|
; 6 ; 1 ;
|
|
; 7 ; 1 ;
|
|
; 8 ; 0 ;
|
|
; 9 ; 2 ;
|
|
; 10 ; 9 ;
|
|
; 11 ; 2 ;
|
|
; 12 ; 2 ;
|
|
+---------------------------------------------+------------------------------+
|
|
|
|
|
|
+--------------------------------------------------------------------------------+
|
|
; LAB Signals Sourced Out ;
|
|
+-------------------------------------------------+------------------------------+
|
|
; Number of Signals Sourced Out (Average = 5.57) ; Number of LABs (Total = 21) ;
|
|
+-------------------------------------------------+------------------------------+
|
|
; 0 ; 0 ;
|
|
; 1 ; 0 ;
|
|
; 2 ; 3 ;
|
|
; 3 ; 2 ;
|
|
; 4 ; 1 ;
|
|
; 5 ; 3 ;
|
|
; 6 ; 5 ;
|
|
; 7 ; 3 ;
|
|
; 8 ; 2 ;
|
|
; 9 ; 1 ;
|
|
; 10 ; 1 ;
|
|
+-------------------------------------------------+------------------------------+
|
|
|
|
|
|
+-----------------------------------------------------------------------------+
|
|
; LAB Distinct Inputs ;
|
|
+----------------------------------------------+------------------------------+
|
|
; Number of Distinct Inputs (Average = 10.71) ; Number of LABs (Total = 21) ;
|
|
+----------------------------------------------+------------------------------+
|
|
; 0 ; 0 ;
|
|
; 1 ; 0 ;
|
|
; 2 ; 1 ;
|
|
; 3 ; 1 ;
|
|
; 4 ; 0 ;
|
|
; 5 ; 0 ;
|
|
; 6 ; 1 ;
|
|
; 7 ; 1 ;
|
|
; 8 ; 3 ;
|
|
; 9 ; 3 ;
|
|
; 10 ; 3 ;
|
|
; 11 ; 0 ;
|
|
; 12 ; 1 ;
|
|
; 13 ; 1 ;
|
|
; 14 ; 1 ;
|
|
; 15 ; 0 ;
|
|
; 16 ; 2 ;
|
|
; 17 ; 2 ;
|
|
; 18 ; 0 ;
|
|
; 19 ; 0 ;
|
|
; 20 ; 0 ;
|
|
; 21 ; 1 ;
|
|
+----------------------------------------------+------------------------------+
|
|
|
|
|
|
+-------------------------------------------------------------------------+
|
|
; Fitter Device Options ;
|
|
+----------------------------------------------+--------------------------+
|
|
; Option ; Setting ;
|
|
+----------------------------------------------+--------------------------+
|
|
; Enable user-supplied start-up clock (CLKUSR) ; Off ;
|
|
; Enable device-wide reset (DEV_CLRn) ; Off ;
|
|
; Enable device-wide output enable (DEV_OE) ; Off ;
|
|
; Enable INIT_DONE output ; Off ;
|
|
; Configuration scheme ; Passive Serial ;
|
|
; Reserve all unused pins ; As output driving ground ;
|
|
+----------------------------------------------+--------------------------+
|
|
|
|
|
|
+------------------------------------------------------------+
|
|
; Estimated Delay Added for Hold Timing Summary ;
|
|
+-----------------+----------------------+-------------------+
|
|
; Source Clock(s) ; Destination Clock(s) ; Delay Added in ns ;
|
|
+-----------------+----------------------+-------------------+
|
|
; I/O ; RCLK ; 4.0 ;
|
|
; I/O ; nCRAS ; 2.5 ;
|
|
+-----------------+----------------------+-------------------+
|
|
Note: For more information on problematic transfers, consider running the Fitter again with the Optimize hold timing option (Settings Menu) turned off.
|
|
This will disable optimization of problematic paths and expose them for further analysis using the Timing Analyzer.
|
|
|
|
|
|
+------------------------------------------------------------+
|
|
; Estimated Delay Added for Hold Timing Details ;
|
|
+-----------------+----------------------+-------------------+
|
|
; Source Register ; Destination Register ; Delay Added in ns ;
|
|
+-----------------+----------------------+-------------------+
|
|
; nCCAS ; CBR ; 2.469 ;
|
|
; PHI2 ; PHI2r ; 1.523 ;
|
|
; nCRAS ; RASr ; 1.214 ;
|
|
+-----------------+----------------------+-------------------+
|
|
Note: This table only shows the top 3 path(s) that have the largest delay added for hold.
|
|
|
|
|
|
+-----------------+
|
|
; Fitter Messages ;
|
|
+-----------------+
|
|
Warning (18236): Number of processors has not been specified which may cause overloading on shared machines. Set the global assignment NUM_PARALLEL_PROCESSORS in your QSF to an appropriate value for best performance.
|
|
Info (20030): Parallel compilation is enabled and will use 4 of the 4 processors detected
|
|
Info (119006): Selected device EPM240T100C5 for design "RAM2GS"
|
|
Info (21077): Low junction temperature is 0 degrees C
|
|
Info (21077): High junction temperature is 85 degrees C
|
|
Info (171003): Fitter is performing an Auto Fit compilation, which may decrease Fitter effort to reduce compilation time
|
|
Warning (292013): Feature LogicLock is only available with a valid subscription license. You can purchase a software subscription to gain full access to this feature.
|
|
Info (176444): Device migration not selected. If you intend to use device migration later, you may need to change the pin assignments as they may be incompatible with other devices
|
|
Info (176445): Device EPM240T100I5 is compatible
|
|
Info (176445): Device EPM240T100A5 is compatible
|
|
Info (176445): Device EPM570T100C5 is compatible
|
|
Info (176445): Device EPM570T100I5 is compatible
|
|
Info (176445): Device EPM570T100A5 is compatible
|
|
Critical Warning (332012): Synopsys Design Constraints File file not found: 'RAM2GS.sdc'. A Synopsys Design Constraints File is required by the Timing Analyzer to get proper timing constraints. Without it, the Compiler will not properly optimize the design.
|
|
Info (332144): No user constrained base clocks found in the design
|
|
Info (332128): Timing requirements not specified -- optimizing circuit to achieve the following default global requirements
|
|
Info (332127): Assuming a default timing requirement
|
|
Info (332111): Found 6 clocks
|
|
Info (332111): Period Clock Name
|
|
Info (332111): ======== ============
|
|
Info (332111): 1.000 ARCLK
|
|
Info (332111): 1.000 DRCLK
|
|
Info (332111): 1.000 nCCAS
|
|
Info (332111): 1.000 nCRAS
|
|
Info (332111): 1.000 PHI2
|
|
Info (332111): 1.000 RCLK
|
|
Info (186079): Completed User Assigned Global Signals Promotion Operation
|
|
Info (186215): Automatically promoted signal "RCLK" to use Global clock in PIN 12 File: D:/OneDrive/Documents/GitHub/RAM2GS/CPLD/RAM2GS-MAX.v Line: 40
|
|
Info (186216): Automatically promoted some destinations of signal "PHI2" to use Global clock File: D:/OneDrive/Documents/GitHub/RAM2GS/CPLD/RAM2GS-MAX.v Line: 7
|
|
Info (186217): Destination "PHI2r" may be non-global or may not use global clock File: D:/OneDrive/Documents/GitHub/RAM2GS/CPLD/RAM2GS-MAX.v Line: 13
|
|
Info (186228): Pin "PHI2" drives global clock, but is not placed in a dedicated clock pin position File: D:/OneDrive/Documents/GitHub/RAM2GS/CPLD/RAM2GS-MAX.v Line: 7
|
|
Info (186216): Automatically promoted some destinations of signal "nCRAS" to use Global clock File: D:/OneDrive/Documents/GitHub/RAM2GS/CPLD/RAM2GS-MAX.v Line: 10
|
|
Info (186217): Destination "LED~0" may be non-global or may not use global clock File: D:/OneDrive/Documents/GitHub/RAM2GS/CPLD/RAM2GS-MAX.v Line: 21
|
|
Info (186217): Destination "RASr" may be non-global or may not use global clock File: D:/OneDrive/Documents/GitHub/RAM2GS/CPLD/RAM2GS-MAX.v Line: 14
|
|
Info (186228): Pin "nCRAS" drives global clock, but is not placed in a dedicated clock pin position File: D:/OneDrive/Documents/GitHub/RAM2GS/CPLD/RAM2GS-MAX.v Line: 10
|
|
Info (186216): Automatically promoted some destinations of signal "nCCAS" to use Global clock File: D:/OneDrive/Documents/GitHub/RAM2GS/CPLD/RAM2GS-MAX.v Line: 10
|
|
Info (186217): Destination "CBR" may be non-global or may not use global clock File: D:/OneDrive/Documents/GitHub/RAM2GS/CPLD/RAM2GS-MAX.v Line: 17
|
|
Info (186217): Destination "comb~0" may be non-global or may not use global clock
|
|
Info (186217): Destination "CASr" may be non-global or may not use global clock File: D:/OneDrive/Documents/GitHub/RAM2GS/CPLD/RAM2GS-MAX.v Line: 15
|
|
Info (186228): Pin "nCCAS" drives global clock, but is not placed in a dedicated clock pin position File: D:/OneDrive/Documents/GitHub/RAM2GS/CPLD/RAM2GS-MAX.v Line: 10
|
|
Info (186079): Completed Auto Global Promotion Operation
|
|
Info (176234): Starting register packing
|
|
Info (186468): Started processing fast register assignments
|
|
Info (186469): Finished processing fast register assignments
|
|
Info (176235): Finished register packing
|
|
Info (171121): Fitter preparation operations ending: elapsed time is 00:00:00
|
|
Info (14896): Fitter has disabled Advanced Physical Optimization because it is not supported for the current family.
|
|
Info (170189): Fitter placement preparation operations beginning
|
|
Info (170190): Fitter placement preparation operations ending: elapsed time is 00:00:00
|
|
Info (170191): Fitter placement operations beginning
|
|
Info (170137): Fitter placement was successful
|
|
Info (170192): Fitter placement operations ending: elapsed time is 00:00:00
|
|
Info (170193): Fitter routing operations beginning
|
|
Info (170195): Router estimated average interconnect usage is 19% of the available device resources
|
|
Info (170196): Router estimated peak interconnect usage is 19% of the available device resources in the region that extends from location X0_Y0 to location X8_Y5
|
|
Info (170199): The Fitter performed an Auto Fit compilation. Optimizations were skipped to reduce compilation time.
|
|
Info (170201): Optimizations that may affect the design's routability were skipped
|
|
Info (170194): Fitter routing operations ending: elapsed time is 00:00:00
|
|
Info (11888): Total time spent on timing analysis during the Fitter is 0.25 seconds.
|
|
Info (11218): Fitter post-fit operations ending: elapsed time is 00:00:00
|
|
Warning (169174): The Reserve All Unused Pins setting has not been specified, and will default to 'As output driving ground'.
|
|
Info (144001): Generated suppressed messages file D:/OneDrive/Documents/GitHub/RAM2GS/CPLD/MAXII/output_files/RAM2GS.fit.smsg
|
|
Info: Quartus Prime Fitter was successful. 0 errors, 4 warnings
|
|
Info: Peak virtual memory: 5345 megabytes
|
|
Info: Processing ended: Sun Aug 13 06:36:31 2023
|
|
Info: Elapsed time: 00:00:01
|
|
Info: Total CPU time (on all processors): 00:00:03
|
|
|
|
|
|
+----------------------------+
|
|
; Fitter Suppressed Messages ;
|
|
+----------------------------+
|
|
The suppressed messages can be found in D:/OneDrive/Documents/GitHub/RAM2GS/CPLD/MAXII/output_files/RAM2GS.fit.smsg.
|
|
|
|
|