forked from Apple-2-HW/ssc
- Updated schematic, mostly tweaks to make layout easier.
- Updated GAL equations - Add PCBNew layout for initial test run
This commit is contained in:
parent
3b9c9d3c3f
commit
1f257e2b15
3
.gitignore
vendored
3
.gitignore
vendored
@ -1,3 +1,6 @@
|
||||
*.bak
|
||||
*-bak
|
||||
*.bck
|
||||
*.sch-bak
|
||||
*.net
|
||||
plots/
|
||||
|
80025
fp-info-cache
Normal file
80025
fp-info-cache
Normal file
File diff suppressed because it is too large
Load Diff
4
gal/.gitignore
vendored
Normal file
4
gal/.gitignore
vendored
Normal file
@ -0,0 +1,4 @@
|
||||
*.chp
|
||||
*.fus
|
||||
*.jed
|
||||
*.pin
|
29
gal/gal.chp
29
gal/gal.chp
@ -1,29 +0,0 @@
|
||||
|
||||
|
||||
GAL22V10
|
||||
|
||||
-------\___/-------
|
||||
/RES | 1 24 | VCC
|
||||
| |
|
||||
CTS | 2 23 | C8EN
|
||||
| |
|
||||
RWB | 3 22 | D0
|
||||
| |
|
||||
/DEVSEL | 4 21 | PHI2
|
||||
| |
|
||||
/IOSEL | 5 20 | /ROMOE
|
||||
| |
|
||||
/IOSTRB | 6 19 | ROMA10
|
||||
| |
|
||||
A3 | 7 18 | ROMA9
|
||||
| |
|
||||
A8 | 8 17 | ROMA8
|
||||
| |
|
||||
A9 | 9 16 | /LATCHCE
|
||||
| |
|
||||
A10 | 10 15 | NC
|
||||
| |
|
||||
A11 | 11 14 | NC
|
||||
| |
|
||||
GND | 12 13 | NC
|
||||
-------------------
|
158
gal/gal.fus
158
gal/gal.fus
@ -1,158 +0,0 @@
|
||||
|
||||
|
||||
AR
|
||||
0 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
|
||||
Pin 23 = C8EN S0 = 1 S1 = 0
|
||||
1 ---- ---- ---- ---- ---- ---- ---- ---- ---- ---- ----
|
||||
2 x-x- ---- ---- ---- ---- x--- ---- -x-- -x-- -x-- -x--
|
||||
3 ---- ---- ---- ---- -x-- ---- ---- ---- ---- ---- ----
|
||||
4 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
5 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
6 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
7 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
8 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
9 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
|
||||
Pin 22 = D0 S0 = 1 S1 = 0
|
||||
10 ---- ---- x--- -x-- ---- ---- -x-- ---- ---- ---- ----
|
||||
11 ---- x--- ---- ---- ---- ---- ---- ---- ---- ---- ----
|
||||
12 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
13 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
14 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
15 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
16 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
17 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
18 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
19 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
20 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
|
||||
Pin 21 = PHI2 S0 = 1 S1 = 0
|
||||
21 ---- ---- ---- ---- ---- ---- ---- ---- ---- ---- ----
|
||||
22 ---- ---- ---- -x-- ---- ---- ---- ---- ---- ---- ----
|
||||
23 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
24 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
25 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
26 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
27 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
28 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
29 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
30 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
31 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
32 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
33 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
|
||||
Pin 20 = /ROMOE S0 = 0 S1 = 0
|
||||
34 ---- ---- ---- ---- ---- ---- ---- ---- ---- ---- ----
|
||||
35 --x- ---- x--- ---- ---- -x-- ---- ---- ---- ---- ----
|
||||
36 ---- ---- x--- ---- -x-- ---- ---- ---- ---- ---- ----
|
||||
37 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
38 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
39 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
40 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
41 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
42 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
43 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
44 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
45 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
46 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
47 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
48 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
|
||||
Pin 19 = ROMA10 S0 = 1 S1 = 0
|
||||
49 ---- ---- ---- ---- ---- ---- ---- ---- ---- ---- ----
|
||||
50 ---- ---- ---- ---- ---- ---- ---- ---- ---- x--- ----
|
||||
51 ---- ---- ---- ---- ---- ---- ---- ---- ---- ---- -x--
|
||||
52 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
53 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
54 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
55 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
56 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
57 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
58 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
59 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
60 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
61 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
62 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
63 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
64 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
65 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
|
||||
Pin 18 = ROMA9 S0 = 1 S1 = 0
|
||||
66 ---- ---- ---- ---- ---- ---- ---- ---- ---- ---- ----
|
||||
67 ---- ---- ---- ---- ---- ---- ---- ---- x--- ---- ----
|
||||
68 ---- ---- ---- ---- ---- ---- ---- ---- ---- ---- -x--
|
||||
69 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
70 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
71 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
72 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
73 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
74 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
75 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
76 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
77 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
78 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
79 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
80 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
81 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
82 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
|
||||
Pin 17 = ROMA8 S0 = 1 S1 = 0
|
||||
83 ---- ---- ---- ---- ---- ---- ---- ---- ---- ---- ----
|
||||
84 ---- ---- ---- ---- ---- ---- ---- x--- ---- ---- ----
|
||||
85 ---- ---- ---- ---- ---- ---- ---- ---- ---- ---- -x--
|
||||
86 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
87 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
88 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
89 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
90 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
91 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
92 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
93 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
94 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
95 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
96 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
97 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
|
||||
Pin 16 = /LATCHCE S0 = 0 S1 = 0
|
||||
98 ---- ---- ---- ---- ---- ---- ---- ---- ---- ---- ----
|
||||
99 ---- ---- ---- -x-- ---- ---- ---- ---- ---- ---- ----
|
||||
100 ---- ---- ---- ---- -x-- ---- ---- ---- ---- ---- ----
|
||||
101 ---- ---- ---- ---- ---- -x-- ---- ---- ---- ---- ----
|
||||
102 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
103 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
104 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
105 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
106 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
107 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
108 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
109 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
110 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
|
||||
Pin 15 = NC S0 = 0 S1 = 0
|
||||
111 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
112 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
113 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
114 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
115 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
116 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
117 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
118 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
119 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
120 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
121 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
|
||||
Pin 14 = NC S0 = 0 S1 = 0
|
||||
122 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
123 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
124 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
125 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
126 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
127 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
128 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
129 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
130 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
|
||||
SP
|
||||
131 xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx xxxx
|
||||
|
36
gal/gal.jed
36
gal/gal.jed
@ -1,36 +0,0 @@
|
||||
|
||||
Used Program: GALasm 2.1
|
||||
GAL-Assembler: GALasm 2.1
|
||||
Device: GAL22V10
|
||||
|
||||
*F0
|
||||
*G0
|
||||
*QF5892
|
||||
*L0044 11111111111111111111111111111111111111111111
|
||||
*L0088 01011111111111111111011111111011101110111011
|
||||
*L0132 11111111111111111011111111111111111111111111
|
||||
*L0440 11111111011110111111111110111111111111111111
|
||||
*L0484 11110111111111111111111111111111111111111111
|
||||
*L0924 11111111111111111111111111111111111111111111
|
||||
*L0968 11111111111110111111111111111111111111111111
|
||||
*L1496 11111111111111111111111111111111111111111111
|
||||
*L1540 11011111011111111111101111111111111111111111
|
||||
*L1584 11111111011111111011111111111111111111111111
|
||||
*L2156 11111111111111111111111111111111111111111111
|
||||
*L2200 11111111111111111111111111111111111101111111
|
||||
*L2244 11111111111111111111111111111111111111111011
|
||||
*L2904 11111111111111111111111111111111111111111111
|
||||
*L2948 11111111111111111111111111111111011111111111
|
||||
*L2992 11111111111111111111111111111111111111111011
|
||||
*L3652 11111111111111111111111111111111111111111111
|
||||
*L3696 11111111111111111111111111110111111111111111
|
||||
*L3740 11111111111111111111111111111111111111111011
|
||||
*L4312 11111111111111111111111111111111111111111111
|
||||
*L4356 11111111111110111111111111111111111111111111
|
||||
*L4400 11111111111111111011111111111111111111111111
|
||||
*L4444 11111111111111111111101111111111111111111111
|
||||
*L5808 11111101111111010000
|
||||
*L5828 0101001101010011010000110000000000000000000000000000000000000000
|
||||
*C7fea
|
||||
*
|
||||
10fec
|
29
gal/gal.pin
29
gal/gal.pin
@ -1,29 +0,0 @@
|
||||
|
||||
|
||||
Pin # | Name | Pin Type
|
||||
-----------------------------
|
||||
1 | /RES | Clock/Input
|
||||
2 | CTS | Input
|
||||
3 | RWB | Input
|
||||
4 | /DEVSEL | Input
|
||||
5 | /IOSEL | Input
|
||||
6 | /IOSTRB | Input
|
||||
7 | A3 | Input
|
||||
8 | A8 | Input
|
||||
9 | A9 | Input
|
||||
10 | A10 | Input
|
||||
11 | A11 | Input
|
||||
12 | GND | GND
|
||||
13 | NC | Input
|
||||
14 | NC | NC
|
||||
15 | NC | NC
|
||||
16 | /LATCHCE | Output
|
||||
17 | ROMA8 | Output
|
||||
18 | ROMA9 | Output
|
||||
19 | ROMA10 | Output
|
||||
20 | /ROMOE | Output
|
||||
21 | PHI2 | Output
|
||||
22 | D0 | Output
|
||||
23 | C8EN | Output
|
||||
24 | VCC | VCC
|
||||
|
@ -1,7 +1,7 @@
|
||||
GAL22V10
|
||||
SSC
|
||||
|
||||
/RES CTS RWB /DEVSEL /IOSEL /IOSTRB A3 A8 A9 A10 A11 GND
|
||||
/RES CTS /IOSTRB /DEVSEL /IOSEL RWB A11 A10 A9 A8 A3 GND
|
||||
NC NC NC /LATCHCE ROMA8 ROMA9 ROMA10 /ROMOE PHI2 D0 C8EN VCC
|
||||
|
||||
PHI2 = DEVSEL
|
||||
|
@ -104,38 +104,23 @@ X Pin_2 2 200 -100 150 L 50 50 1 1 P
|
||||
ENDDRAW
|
||||
ENDDEF
|
||||
#
|
||||
# Connector_Generic_Conn_02x05_Odd_Even
|
||||
# Device_CP_Small
|
||||
#
|
||||
DEF Connector_Generic_Conn_02x05_Odd_Even J 0 40 Y N 1 F N
|
||||
F0 "J" 50 300 50 H V C CNN
|
||||
F1 "Connector_Generic_Conn_02x05_Odd_Even" 50 -300 50 H V C CNN
|
||||
DEF Device_CP_Small C 0 10 N N 1 F N
|
||||
F0 "C" 10 70 50 H V L CNN
|
||||
F1 "Device_CP_Small" 10 -80 50 H V L CNN
|
||||
F2 "" 0 0 50 H I C CNN
|
||||
F3 "" 0 0 50 H I C CNN
|
||||
$FPLIST
|
||||
Connector*:*_2x??_*
|
||||
CP_*
|
||||
$ENDFPLIST
|
||||
DRAW
|
||||
S -50 -195 0 -205 1 1 6 N
|
||||
S -50 -95 0 -105 1 1 6 N
|
||||
S -50 5 0 -5 1 1 6 N
|
||||
S -50 105 0 95 1 1 6 N
|
||||
S -50 205 0 195 1 1 6 N
|
||||
S -50 250 150 -250 1 1 10 f
|
||||
S 150 -195 100 -205 1 1 6 N
|
||||
S 150 -95 100 -105 1 1 6 N
|
||||
S 150 5 100 -5 1 1 6 N
|
||||
S 150 105 100 95 1 1 6 N
|
||||
S 150 205 100 195 1 1 6 N
|
||||
X Pin_1 1 -200 200 150 R 50 50 1 1 P
|
||||
X Pin_10 10 300 -200 150 L 50 50 1 1 P
|
||||
X Pin_2 2 300 200 150 L 50 50 1 1 P
|
||||
X Pin_3 3 -200 100 150 R 50 50 1 1 P
|
||||
X Pin_4 4 300 100 150 L 50 50 1 1 P
|
||||
X Pin_5 5 -200 0 150 R 50 50 1 1 P
|
||||
X Pin_6 6 300 0 150 L 50 50 1 1 P
|
||||
X Pin_7 7 -200 -100 150 R 50 50 1 1 P
|
||||
X Pin_8 8 300 -100 150 L 50 50 1 1 P
|
||||
X Pin_9 9 -200 -200 150 R 50 50 1 1 P
|
||||
S -60 -12 60 -27 0 1 0 F
|
||||
S -60 27 60 12 0 1 0 N
|
||||
P 2 0 1 0 -50 60 -30 60 N
|
||||
P 2 0 1 0 -40 50 -40 70 N
|
||||
X ~ 1 0 100 73 D 50 50 1 1 P
|
||||
X ~ 2 0 -100 73 U 50 50 1 1 P
|
||||
ENDDRAW
|
||||
ENDDEF
|
||||
#
|
||||
@ -358,6 +343,30 @@ X GND 1 0 0 0 D 50 50 1 1 W N
|
||||
ENDDRAW
|
||||
ENDDEF
|
||||
#
|
||||
# ssc_Conn_PC_MB_Serial
|
||||
#
|
||||
DEF ssc_Conn_PC_MB_Serial J 0 40 Y Y 1 F N
|
||||
F0 "J" 0 650 50 H V C CNN
|
||||
F1 "ssc_Conn_PC_MB_Serial" 0 -600 50 H I C CNN
|
||||
F2 "" 0 0 50 H I C CNN
|
||||
F3 "" 0 0 50 H I C CNN
|
||||
$FPLIST
|
||||
Connector*:*_2x??_*
|
||||
$ENDFPLIST
|
||||
DRAW
|
||||
S -150 600 150 -550 1 1 10 f
|
||||
X DCD 1 -300 500 150 R 50 50 1 1 O
|
||||
X RxD 2 -300 400 150 R 50 50 1 1 O
|
||||
X TxD 3 -300 300 150 R 50 50 1 1 I
|
||||
X DTR 4 -300 200 150 R 50 50 1 1 I
|
||||
X GND 5 0 -700 150 U 50 50 1 1 W
|
||||
X DSR 6 -300 100 150 R 50 50 1 1 O
|
||||
X RTS 7 -300 0 150 R 50 50 1 1 I
|
||||
X CTS 8 -300 -100 150 R 50 50 1 1 O
|
||||
X RI 9 -300 -200 150 R 50 50 1 1 O
|
||||
ENDDRAW
|
||||
ENDDEF
|
||||
#
|
||||
# ssc_SSCGLU
|
||||
#
|
||||
DEF ssc_SSCGLU U 0 40 Y Y 1 F N
|
||||
@ -370,25 +379,25 @@ $FPLIST
|
||||
$ENDFPLIST
|
||||
DRAW
|
||||
S -500 800 450 -800 1 1 10 f
|
||||
X A10 10 -700 100 200 R 50 50 0 0 I
|
||||
X A11 11 -700 0 200 R 50 50 0 0 I
|
||||
X GND 12 0 -900 100 U 50 50 0 0 W
|
||||
X ~LATCHCE 16 650 -450 200 L 50 50 0 0 O
|
||||
X PHI2 21 650 -50 200 L 50 50 0 0 O
|
||||
X D0 22 650 -250 200 L 50 50 0 0 T
|
||||
X A11 7 -700 0 200 R 50 50 0 0 I
|
||||
X A10 8 -700 100 200 R 50 50 0 0 I
|
||||
X ~RES 1 -700 700 200 R 50 50 1 0 I
|
||||
X A8 10 -700 300 200 R 50 50 1 0 I
|
||||
X A3 11 -700 400 200 R 50 50 1 0 I
|
||||
X ROMA8 17 650 500 200 L 50 50 1 0 O
|
||||
X ROMA9 18 650 400 200 L 50 50 1 0 O
|
||||
X ROMA10 19 650 300 200 L 50 50 1 0 O
|
||||
X CTS 2 -700 -200 200 R 50 50 1 0 I
|
||||
X ~ROMOE 20 650 150 200 L 50 50 1 0 O
|
||||
X VCC 24 0 1000 200 D 50 50 1 0 W
|
||||
X R~W 3 -700 600 200 R 50 50 1 0 I
|
||||
X ~IOSTRB 3 -700 -650 200 R 50 50 1 0 I
|
||||
X ~DEVSEL 4 -700 -450 200 R 50 50 1 0 I
|
||||
X ~IOSEL 5 -700 -550 200 R 50 50 1 0 I
|
||||
X ~IOSTRB 6 -700 -650 200 R 50 50 1 0 I
|
||||
X A3 7 -700 400 200 R 50 50 1 0 I
|
||||
X A8 8 -700 300 200 R 50 50 1 0 I
|
||||
X R~W 6 -700 600 200 R 50 50 1 0 I
|
||||
X A9 9 -700 200 200 R 50 50 1 0 I
|
||||
ENDDRAW
|
||||
ENDDEF
|
||||
|
5489
ssc.kicad_pcb
5489
ssc.kicad_pcb
File diff suppressed because it is too large
Load Diff
36
ssc.lib
36
ssc.lib
@ -1,6 +1,30 @@
|
||||
EESchema-LIBRARY Version 2.4
|
||||
#encoding utf-8
|
||||
#
|
||||
# Conn_PC_MB_Serial
|
||||
#
|
||||
DEF Conn_PC_MB_Serial J 0 40 Y Y 1 F N
|
||||
F0 "J" 0 650 50 H V C CNN
|
||||
F1 "Conn_PC_MB_Serial" 0 -600 50 H I C CNN
|
||||
F2 "" 0 0 50 H I C CNN
|
||||
F3 "" 0 0 50 H I C CNN
|
||||
$FPLIST
|
||||
Connector*:*_2x??_*
|
||||
$ENDFPLIST
|
||||
DRAW
|
||||
S -150 600 150 -550 1 1 10 f
|
||||
X DCD 1 -300 500 150 R 50 50 1 1 O
|
||||
X RxD 2 -300 400 150 R 50 50 1 1 O
|
||||
X TxD 3 -300 300 150 R 50 50 1 1 I
|
||||
X DTR 4 -300 200 150 R 50 50 1 1 I
|
||||
X GND 5 0 -700 150 U 50 50 1 1 W
|
||||
X DSR 6 -300 100 150 R 50 50 1 1 O
|
||||
X RTS 7 -300 0 150 R 50 50 1 1 I
|
||||
X CTS 8 -300 -100 150 R 50 50 1 1 O
|
||||
X RI 9 -300 -200 150 R 50 50 1 1 O
|
||||
ENDDRAW
|
||||
ENDDEF
|
||||
#
|
||||
# SSCGLU
|
||||
#
|
||||
DEF SSCGLU U 0 40 Y Y 1 F N
|
||||
@ -13,25 +37,25 @@ $FPLIST
|
||||
$ENDFPLIST
|
||||
DRAW
|
||||
S -500 800 450 -800 1 1 10 f
|
||||
X A10 10 -700 100 200 R 50 50 0 0 I
|
||||
X A11 11 -700 0 200 R 50 50 0 0 I
|
||||
X GND 12 0 -900 100 U 50 50 0 0 W
|
||||
X ~LATCHCE 16 650 -450 200 L 50 50 0 0 O
|
||||
X PHI2 21 650 -50 200 L 50 50 0 0 O
|
||||
X D0 22 650 -250 200 L 50 50 0 0 T
|
||||
X A11 7 -700 0 200 R 50 50 0 0 I
|
||||
X A10 8 -700 100 200 R 50 50 0 0 I
|
||||
X ~RES 1 -700 700 200 R 50 50 1 0 I
|
||||
X A8 10 -700 300 200 R 50 50 1 0 I
|
||||
X A3 11 -700 400 200 R 50 50 1 0 I
|
||||
X ROMA8 17 650 500 200 L 50 50 1 0 O
|
||||
X ROMA9 18 650 400 200 L 50 50 1 0 O
|
||||
X ROMA10 19 650 300 200 L 50 50 1 0 O
|
||||
X CTS 2 -700 -200 200 R 50 50 1 0 I
|
||||
X ~ROMOE 20 650 150 200 L 50 50 1 0 O
|
||||
X VCC 24 0 1000 200 D 50 50 1 0 W
|
||||
X R~W 3 -700 600 200 R 50 50 1 0 I
|
||||
X ~IOSTRB 3 -700 -650 200 R 50 50 1 0 I
|
||||
X ~DEVSEL 4 -700 -450 200 R 50 50 1 0 I
|
||||
X ~IOSEL 5 -700 -550 200 R 50 50 1 0 I
|
||||
X ~IOSTRB 6 -700 -650 200 R 50 50 1 0 I
|
||||
X A3 7 -700 400 200 R 50 50 1 0 I
|
||||
X A8 8 -700 300 200 R 50 50 1 0 I
|
||||
X R~W 6 -700 600 200 R 50 50 1 0 I
|
||||
X A9 9 -700 200 200 R 50 50 1 0 I
|
||||
ENDDRAW
|
||||
ENDDEF
|
||||
|
266
ssc.pro
266
ssc.pro
@ -1,29 +1,10 @@
|
||||
update=22/05/2015 07:44:53
|
||||
update=Sat 03 Apr 2021 12:00:32 AM EDT
|
||||
version=1
|
||||
last_client=kicad
|
||||
[general]
|
||||
version=1
|
||||
RootSch=
|
||||
BoardNm=
|
||||
[pcbnew]
|
||||
version=1
|
||||
LastNetListRead=
|
||||
UseCmpFile=1
|
||||
PadDrill=0.600000000000
|
||||
PadDrillOvalY=0.600000000000
|
||||
PadSizeH=1.500000000000
|
||||
PadSizeV=1.500000000000
|
||||
PcbTextSizeV=1.500000000000
|
||||
PcbTextSizeH=1.500000000000
|
||||
PcbTextThickness=0.300000000000
|
||||
ModuleTextSizeV=1.000000000000
|
||||
ModuleTextSizeH=1.000000000000
|
||||
ModuleTextSizeThickness=0.150000000000
|
||||
SolderMaskClearance=0.000000000000
|
||||
SolderMaskMinWidth=0.000000000000
|
||||
DrawSegmentWidth=0.200000000000
|
||||
BoardOutlineThickness=0.100000000000
|
||||
ModuleOutlineThickness=0.150000000000
|
||||
[cvpcb]
|
||||
version=1
|
||||
NetIExt=net
|
||||
@ -31,3 +12,248 @@ NetIExt=net
|
||||
version=1
|
||||
LibDir=
|
||||
[eeschema/libraries]
|
||||
[schematic_editor]
|
||||
version=1
|
||||
PageLayoutDescrFile=
|
||||
PlotDirectoryName=
|
||||
SubpartIdSeparator=0
|
||||
SubpartFirstId=65
|
||||
NetFmtName=Pcbnew
|
||||
SpiceAjustPassiveValues=0
|
||||
LabSize=50
|
||||
ERC_TestSimilarLabels=1
|
||||
[pcbnew]
|
||||
version=1
|
||||
PageLayoutDescrFile=
|
||||
LastNetListRead=ssc.net
|
||||
CopperLayerCount=4
|
||||
BoardThickness=1.6
|
||||
AllowMicroVias=0
|
||||
AllowBlindVias=0
|
||||
RequireCourtyardDefinitions=0
|
||||
ProhibitOverlappingCourtyards=1
|
||||
MinTrackWidth=0.127
|
||||
MinViaDiameter=0.4
|
||||
MinViaDrill=0.3
|
||||
MinMicroViaDiameter=0.2
|
||||
MinMicroViaDrill=0.09999999999999999
|
||||
MinHoleToHole=0.25
|
||||
TrackWidth1=0.1524
|
||||
ViaDiameter1=0.8
|
||||
ViaDrill1=0.4
|
||||
dPairWidth1=0.2
|
||||
dPairGap1=0.25
|
||||
dPairViaGap1=0.25
|
||||
SilkLineWidth=0.12
|
||||
SilkTextSizeV=1
|
||||
SilkTextSizeH=1
|
||||
SilkTextSizeThickness=0.15
|
||||
SilkTextItalic=0
|
||||
SilkTextUpright=1
|
||||
CopperLineWidth=0.2
|
||||
CopperTextSizeV=1.5
|
||||
CopperTextSizeH=1.5
|
||||
CopperTextThickness=0.3
|
||||
CopperTextItalic=0
|
||||
CopperTextUpright=1
|
||||
EdgeCutLineWidth=0.05
|
||||
CourtyardLineWidth=0.05
|
||||
OthersLineWidth=0.15
|
||||
OthersTextSizeV=1
|
||||
OthersTextSizeH=1
|
||||
OthersTextSizeThickness=0.15
|
||||
OthersTextItalic=0
|
||||
OthersTextUpright=1
|
||||
SolderMaskClearance=0
|
||||
SolderMaskMinWidth=0
|
||||
SolderPasteClearance=0
|
||||
SolderPasteRatio=-0
|
||||
[pcbnew/Layer.F.Cu]
|
||||
Name=F.Cu
|
||||
Type=0
|
||||
Enabled=1
|
||||
[pcbnew/Layer.In1.Cu]
|
||||
Name=In1.Cu
|
||||
Type=1
|
||||
Enabled=1
|
||||
[pcbnew/Layer.In2.Cu]
|
||||
Name=In2.Cu
|
||||
Type=1
|
||||
Enabled=1
|
||||
[pcbnew/Layer.In3.Cu]
|
||||
Name=In3.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In4.Cu]
|
||||
Name=In4.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In5.Cu]
|
||||
Name=In5.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In6.Cu]
|
||||
Name=In6.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In7.Cu]
|
||||
Name=In7.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In8.Cu]
|
||||
Name=In8.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In9.Cu]
|
||||
Name=In9.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In10.Cu]
|
||||
Name=In10.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In11.Cu]
|
||||
Name=In11.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In12.Cu]
|
||||
Name=In12.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In13.Cu]
|
||||
Name=In13.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In14.Cu]
|
||||
Name=In14.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In15.Cu]
|
||||
Name=In15.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In16.Cu]
|
||||
Name=In16.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In17.Cu]
|
||||
Name=In17.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In18.Cu]
|
||||
Name=In18.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In19.Cu]
|
||||
Name=In19.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In20.Cu]
|
||||
Name=In20.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In21.Cu]
|
||||
Name=In21.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In22.Cu]
|
||||
Name=In22.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In23.Cu]
|
||||
Name=In23.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In24.Cu]
|
||||
Name=In24.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In25.Cu]
|
||||
Name=In25.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In26.Cu]
|
||||
Name=In26.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In27.Cu]
|
||||
Name=In27.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In28.Cu]
|
||||
Name=In28.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In29.Cu]
|
||||
Name=In29.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.In30.Cu]
|
||||
Name=In30.Cu
|
||||
Type=0
|
||||
Enabled=0
|
||||
[pcbnew/Layer.B.Cu]
|
||||
Name=B.Cu
|
||||
Type=0
|
||||
Enabled=1
|
||||
[pcbnew/Layer.B.Adhes]
|
||||
Enabled=1
|
||||
[pcbnew/Layer.F.Adhes]
|
||||
Enabled=1
|
||||
[pcbnew/Layer.B.Paste]
|
||||
Enabled=1
|
||||
[pcbnew/Layer.F.Paste]
|
||||
Enabled=1
|
||||
[pcbnew/Layer.B.SilkS]
|
||||
Enabled=1
|
||||
[pcbnew/Layer.F.SilkS]
|
||||
Enabled=1
|
||||
[pcbnew/Layer.B.Mask]
|
||||
Enabled=1
|
||||
[pcbnew/Layer.F.Mask]
|
||||
Enabled=1
|
||||
[pcbnew/Layer.Dwgs.User]
|
||||
Enabled=1
|
||||
[pcbnew/Layer.Cmts.User]
|
||||
Enabled=1
|
||||
[pcbnew/Layer.Eco1.User]
|
||||
Enabled=1
|
||||
[pcbnew/Layer.Eco2.User]
|
||||
Enabled=1
|
||||
[pcbnew/Layer.Edge.Cuts]
|
||||
Enabled=1
|
||||
[pcbnew/Layer.Margin]
|
||||
Enabled=1
|
||||
[pcbnew/Layer.B.CrtYd]
|
||||
Enabled=1
|
||||
[pcbnew/Layer.F.CrtYd]
|
||||
Enabled=1
|
||||
[pcbnew/Layer.B.Fab]
|
||||
Enabled=1
|
||||
[pcbnew/Layer.F.Fab]
|
||||
Enabled=1
|
||||
[pcbnew/Layer.Rescue]
|
||||
Enabled=0
|
||||
[pcbnew/Netclasses]
|
||||
[pcbnew/Netclasses/Default]
|
||||
Name=Default
|
||||
Clearance=0.1524
|
||||
TrackWidth=0.1524
|
||||
ViaDiameter=0.8
|
||||
ViaDrill=0.4
|
||||
uViaDiameter=0.3
|
||||
uViaDrill=0.1
|
||||
dPairWidth=0.2
|
||||
dPairGap=0.25
|
||||
dPairViaGap=0.25
|
||||
[pcbnew/Netclasses/1]
|
||||
Name=Power
|
||||
Clearance=0.1524
|
||||
TrackWidth=0.381
|
||||
ViaDiameter=0.8
|
||||
ViaDrill=0.4
|
||||
uViaDiameter=0.3
|
||||
uViaDrill=0.1
|
||||
dPairWidth=0.2
|
||||
dPairGap=0.25
|
||||
dPairViaGap=0.25
|
||||
|
Loading…
Reference in New Issue
Block a user