RAM2GS/CPLD/MAXV/output_files/RAM2GS.sta.rpt

1012 lines
109 KiB
Plaintext
Raw Normal View History

2023-08-20 11:10:11 +00:00
Timing Analyzer report for RAM2GS
2023-09-30 08:50:51 +00:00
Sat Sep 30 04:44:08 2023
2023-09-29 19:18:46 +00:00
Quartus Prime Version 19.1.0 Build 670 09/22/2019 Patches 0.02std SJ Lite Edition
2023-08-20 11:10:11 +00:00
---------------------
; Table of Contents ;
---------------------
1. Legal Notice
2. Timing Analyzer Summary
3. Parallel Compilation
4. SDC File List
5. Clocks
6. Fmax Summary
7. Setup Summary
8. Hold Summary
9. Recovery Summary
10. Removal Summary
11. Minimum Pulse Width Summary
2023-09-29 19:18:46 +00:00
12. Setup: 'DRCLK'
13. Setup: 'ARCLK'
14. Setup: 'RCLK'
2023-08-20 11:10:11 +00:00
15. Setup: 'nCRAS'
16. Setup: 'PHI2'
2023-09-29 19:18:46 +00:00
17. Hold: 'ARCLK'
18. Hold: 'DRCLK'
2023-08-20 11:10:11 +00:00
19. Hold: 'PHI2'
20. Hold: 'nCRAS'
21. Hold: 'RCLK'
22. Setup Transfers
23. Hold Transfers
24. Report TCCS
25. Report RSKM
26. Unconstrained Paths Summary
27. Clock Status Summary
28. Unconstrained Input Ports
29. Unconstrained Output Ports
30. Unconstrained Input Ports
31. Unconstrained Output Ports
32. Timing Analyzer Messages
----------------
; Legal Notice ;
----------------
Copyright (C) 2019 Intel Corporation. All rights reserved.
Your use of Intel Corporation's design tools, logic functions
and other software and tools, and any partner logic
functions, and any output files from any of the foregoing
(including device programming or simulation files), and any
associated documentation or information are expressly subject
to the terms and conditions of the Intel Program License
Subscription Agreement, the Intel Quartus Prime License Agreement,
the Intel FPGA IP License Agreement, or other applicable license
agreement, including, without limitation, that your use is for
the sole purpose of programming logic devices manufactured by
Intel and sold by Intel or its authorized distributors. Please
refer to the applicable agreement for further details, at
https://fpgasoftware.intel.com/eula.
2023-09-29 19:18:46 +00:00
+---------------------------------------------------------------------------------------------+
; Timing Analyzer Summary ;
+-----------------------+---------------------------------------------------------------------+
; Quartus Prime Version ; Version 19.1.0 Build 670 09/22/2019 Patches 0.02std SJ Lite Edition ;
; Timing Analyzer ; Legacy Timing Analyzer ;
; Revision Name ; RAM2GS ;
; Device Family ; MAX V ;
; Device Name ; 5M240ZT100C5 ;
; Timing Models ; Final ;
; Delay Model ; Slow Model ;
; Rise/Fall Delays ; Unavailable ;
+-----------------------+---------------------------------------------------------------------+
2023-08-20 11:10:11 +00:00
+------------------------------------------+
; Parallel Compilation ;
+----------------------------+-------------+
; Processors ; Number ;
+----------------------------+-------------+
2023-09-30 08:50:51 +00:00
; Number detected on machine ; 4 ;
2023-08-20 11:10:11 +00:00
; Maximum allowed ; 4 ;
; ; ;
; Average used ; 1.00 ;
2023-09-30 08:50:51 +00:00
; Maximum used ; 2 ;
2023-08-20 11:10:11 +00:00
; ; ;
; Usage by Processor ; % Time Used ;
; Processor 1 ; 100.0% ;
2023-09-30 08:50:51 +00:00
; Processor 2 ; 0.0% ;
2023-08-20 11:10:11 +00:00
+----------------------------+-------------+
2023-09-21 09:45:45 +00:00
+-------------------------------------------------------+
; SDC File List ;
+-------------------+--------+--------------------------+
; SDC File Path ; Status ; Read at ;
+-------------------+--------+--------------------------+
2023-09-30 08:50:51 +00:00
; ../RAM2GS.sdc ; OK ; Sat Sep 30 04:44:08 2023 ;
; ../RAM2GS-MAX.sdc ; OK ; Sat Sep 30 04:44:08 2023 ;
2023-09-21 09:45:45 +00:00
+-------------------+--------+--------------------------+
2023-08-20 11:10:11 +00:00
+-------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Clocks ;
+------------+------+---------+-----------+-------+---------+------------+-----------+-------------+-------+--------+-----------+------------+----------+--------+--------+-----------+
; Clock Name ; Type ; Period ; Frequency ; Rise ; Fall ; Duty Cycle ; Divide by ; Multiply by ; Phase ; Offset ; Edge List ; Edge Shift ; Inverted ; Master ; Source ; Targets ;
+------------+------+---------+-----------+-------+---------+------------+-----------+-------------+-------+--------+-----------+------------+----------+--------+--------+-----------+
; ARCLK ; Base ; 200.000 ; 5.0 MHz ; 0.000 ; 100.000 ; ; ; ; ; ; ; ; ; ; ; { ARCLK } ;
; DRCLK ; Base ; 200.000 ; 5.0 MHz ; 0.000 ; 100.000 ; ; ; ; ; ; ; ; ; ; ; { DRCLK } ;
; nCCAS ; Base ; 350.000 ; 2.86 MHz ; 0.000 ; 175.000 ; ; ; ; ; ; ; ; ; ; ; { nCCAS } ;
; nCRAS ; Base ; 350.000 ; 2.86 MHz ; 0.000 ; 175.000 ; ; ; ; ; ; ; ; ; ; ; { nCRAS } ;
; PHI2 ; Base ; 350.000 ; 2.86 MHz ; 0.000 ; 175.000 ; ; ; ; ; ; ; ; ; ; ; { PHI2 } ;
; RCLK ; Base ; 16.000 ; 62.5 MHz ; 0.000 ; 8.000 ; ; ; ; ; ; ; ; ; ; ; { RCLK } ;
+------------+------+---------+-----------+-------+---------+------------+-----------+-------------+-------+--------+-----------+------------+----------+--------+--------+-----------+
+-------------------------------------------------+
; Fmax Summary ;
+-----------+-----------------+------------+------+
; Fmax ; Restricted Fmax ; Clock Name ; Note ;
+-----------+-----------------+------------+------+
; 10.0 MHz ; 10.0 MHz ; ARCLK ; ;
; 10.0 MHz ; 10.0 MHz ; DRCLK ; ;
2023-09-29 19:18:46 +00:00
; 13.37 MHz ; 13.37 MHz ; PHI2 ; ;
; 38.28 MHz ; 38.28 MHz ; RCLK ; ;
2023-08-20 11:10:11 +00:00
+-----------+-----------------+------------+------+
This panel reports FMAX for every clock in the design, regardless of the user-specified clock periods. FMAX is only computed for paths where the source and destination registers or ports are driven by the same clock. Paths of different clocks, including generated clocks, are ignored. For paths between a clock and its inversion, FMAX is computed as if the rising and falling edges are scaled along with FMAX, such that the duty cycle (in terms of a percentage) is maintained. Altera recommends that you always use clock constraints and other slack reports for sign-off analysis.
+---------------------------------+
; Setup Summary ;
+-------+---------+---------------+
; Clock ; Slack ; End Point TNS ;
+-------+---------+---------------+
2023-09-29 19:18:46 +00:00
; DRCLK ; -17.440 ; -17.440 ;
; ARCLK ; -17.423 ; -17.423 ;
; RCLK ; -15.806 ; -201.988 ;
; nCRAS ; -1.413 ; -2.367 ;
; PHI2 ; 2.092 ; 0.000 ;
2023-08-20 11:10:11 +00:00
+-------+---------+---------------+
+---------------------------------+
; Hold Summary ;
+-------+---------+---------------+
; Clock ; Slack ; End Point TNS ;
+-------+---------+---------------+
2023-09-29 19:18:46 +00:00
; ARCLK ; -14.577 ; -14.577 ;
; DRCLK ; -14.560 ; -14.560 ;
; PHI2 ; -1.628 ; -4.762 ;
; nCRAS ; 0.169 ; 0.000 ;
; RCLK ; 2.126 ; 0.000 ;
2023-08-20 11:10:11 +00:00
+-------+---------+---------------+
--------------------
; Recovery Summary ;
--------------------
No paths to report.
-------------------
; Removal Summary ;
-------------------
No paths to report.
+---------------------------------+
; Minimum Pulse Width Summary ;
+-------+---------+---------------+
; Clock ; Slack ; End Point TNS ;
+-------+---------+---------------+
; RCLK ; 7.661 ; 0.000 ;
; ARCLK ; 70.000 ; 0.000 ;
; DRCLK ; 70.000 ; 0.000 ;
; PHI2 ; 174.661 ; 0.000 ;
; nCCAS ; 174.661 ; 0.000 ;
; nCRAS ; 174.661 ; 0.000 ;
+-------+---------+---------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Setup: 'DRCLK' ;
+---------+---------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+
; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
+---------+---------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+
2023-09-29 19:18:46 +00:00
; -17.440 ; DRDIn ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|wire_maxii_ufm_block1_drdout ; RCLK ; DRCLK ; 8.000 ; -2.477 ; 2.963 ;
; -17.440 ; DRShift ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|wire_maxii_ufm_block1_drdout ; RCLK ; DRCLK ; 8.000 ; -2.477 ; 2.963 ;
2023-08-20 11:10:11 +00:00
; 100.000 ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|wire_maxii_ufm_block1_drdout ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|wire_maxii_ufm_block1_drdout ; DRCLK ; DRCLK ; 200.000 ; 0.000 ; 80.000 ;
+---------+---------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Setup: 'ARCLK' ;
+---------+---------------------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+
; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
+---------+---------------------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+
2023-09-29 19:18:46 +00:00
; -17.423 ; ARShift ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|maxii_ufm_block1~OBSERVABLEADDRESSREGOUT ; RCLK ; ARCLK ; 8.000 ; -0.875 ; 4.548 ;
2023-08-20 11:10:11 +00:00
; 100.000 ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|maxii_ufm_block1~OBSERVABLEADDRESSREGOUT ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|maxii_ufm_block1~OBSERVABLEADDRESSREGOUT ; ARCLK ; ARCLK ; 200.000 ; 0.000 ; 80.000 ;
+---------+---------------------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+
2023-09-29 19:18:46 +00:00
+-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Setup: 'RCLK' ;
+---------+---------------------------------------------------------------------------------------------+-----------------+--------------+-------------+--------------+------------+------------+
; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
+---------+---------------------------------------------------------------------------------------------+-----------------+--------------+-------------+--------------+------------+------------+
; -15.806 ; FWEr ; nRowColSel ; nCRAS ; RCLK ; 1.000 ; -4.735 ; 11.750 ;
; -15.726 ; CmdSubmitted ; LEDEN ; PHI2 ; RCLK ; 1.000 ; -6.805 ; 9.600 ;
; -15.722 ; CmdSubmitted ; n8MEGEN ; PHI2 ; RCLK ; 1.000 ; -6.805 ; 9.596 ;
; -15.510 ; CmdSubmitted ; DRDIn ; PHI2 ; RCLK ; 1.000 ; -6.805 ; 9.384 ;
; -15.510 ; CmdSubmitted ; DRCLK ; PHI2 ; RCLK ; 1.000 ; -6.805 ; 9.384 ;
; -15.456 ; CBR ; nRowColSel ; nCRAS ; RCLK ; 1.000 ; -4.735 ; 11.400 ;
; -14.238 ; FWEr ; nRCAS~reg0 ; nCRAS ; RCLK ; 1.000 ; -4.735 ; 10.182 ;
; -13.555 ; CBR ; nRCAS~reg0 ; nCRAS ; RCLK ; 1.000 ; -4.735 ; 9.499 ;
; -13.517 ; FWEr ; RCKEEN ; nCRAS ; RCLK ; 1.000 ; -4.735 ; 9.461 ;
; -12.986 ; FWEr ; nRCS~reg0 ; nCRAS ; RCLK ; 1.000 ; -4.735 ; 8.930 ;
; -12.834 ; CBR ; RCKEEN ; nCRAS ; RCLK ; 1.000 ; -4.735 ; 8.778 ;
; -12.636 ; CBR ; nRCS~reg0 ; nCRAS ; RCLK ; 1.000 ; -4.735 ; 8.580 ;
; -12.391 ; CmdDRDIn ; DRDIn ; PHI2 ; RCLK ; 1.000 ; -6.805 ; 6.265 ;
; -12.195 ; FWEr ; nRWE~reg0 ; nCRAS ; RCLK ; 1.000 ; -4.735 ; 8.139 ;
; -12.085 ; CmdLEDEN ; LEDEN ; PHI2 ; RCLK ; 1.000 ; -6.805 ; 5.959 ;
; -12.081 ; Cmdn8MEGEN ; n8MEGEN ; PHI2 ; RCLK ; 1.000 ; -6.805 ; 5.955 ;
; -12.053 ; CmdDRCLK ; DRCLK ; PHI2 ; RCLK ; 1.000 ; -6.805 ; 5.927 ;
; -11.845 ; CBR ; nRWE~reg0 ; nCRAS ; RCLK ; 1.000 ; -4.735 ; 7.789 ;
; -10.120 ; S[1] ; nRCS~reg0 ; RCLK ; RCLK ; 16.000 ; 0.000 ; 25.799 ;
; -9.859 ; S[0] ; nRCS~reg0 ; RCLK ; RCLK ; 16.000 ; 0.000 ; 25.538 ;
; -9.515 ; FS[6] ; DRShift ; RCLK ; RCLK ; 16.000 ; 0.000 ; 25.194 ;
; -9.371 ; FS[6] ; ARCLK ; RCLK ; RCLK ; 16.000 ; 0.000 ; 25.050 ;
; -9.283 ; CmdUFMErase ; CmdUFMEraseSync ; PHI2 ; RCLK ; 1.000 ; -6.805 ; 3.157 ;
; -9.269 ; CmdUFMPrgm ; CmdUFMPrgmSync ; PHI2 ; RCLK ; 1.000 ; -6.805 ; 3.143 ;
; -7.787 ; FS[5] ; DRShift ; RCLK ; RCLK ; 16.000 ; 0.000 ; 23.466 ;
; -7.643 ; FS[5] ; ARCLK ; RCLK ; RCLK ; 16.000 ; 0.000 ; 23.322 ;
; -6.900 ; FS[4] ; DRShift ; RCLK ; RCLK ; 16.000 ; 0.000 ; 22.579 ;
; -6.817 ; FS[7] ; DRShift ; RCLK ; RCLK ; 16.000 ; 0.000 ; 22.496 ;
; -6.756 ; FS[4] ; ARCLK ; RCLK ; RCLK ; 16.000 ; 0.000 ; 22.435 ;
; -6.673 ; FS[7] ; ARCLK ; RCLK ; RCLK ; 16.000 ; 0.000 ; 22.352 ;
; -6.355 ; InitReady ; nRCS~reg0 ; RCLK ; RCLK ; 16.000 ; 0.000 ; 22.034 ;
; -6.284 ; RASr2 ; nRCS~reg0 ; RCLK ; RCLK ; 16.000 ; 0.000 ; 21.963 ;
; -6.252 ; FS[6] ; LEDEN ; RCLK ; RCLK ; 16.000 ; 0.000 ; 21.931 ;
; -5.944 ; FS[17] ; LEDEN ; RCLK ; RCLK ; 16.000 ; 0.000 ; 21.623 ;
; -5.927 ; FS[7] ; LEDEN ; RCLK ; RCLK ; 16.000 ; 0.000 ; 21.606 ;
; -5.312 ; FS[17] ; n8MEGEN ; RCLK ; RCLK ; 16.000 ; 0.000 ; 20.991 ;
; -5.307 ; UFMInitDone ; LEDEN ; RCLK ; RCLK ; 16.000 ; 0.000 ; 20.986 ;
; -5.295 ; FS[7] ; n8MEGEN ; RCLK ; RCLK ; 16.000 ; 0.000 ; 20.974 ;
; -5.115 ; FS[1] ; n8MEGEN ; RCLK ; RCLK ; 16.000 ; 0.000 ; 20.794 ;
; -4.886 ; IS[1] ; nRCS~reg0 ; RCLK ; RCLK ; 16.000 ; 0.000 ; 20.565 ;
; -4.705 ; S[0] ; nRRAS~reg0 ; RCLK ; RCLK ; 16.000 ; 0.000 ; 20.384 ;
; -4.675 ; UFMInitDone ; n8MEGEN ; RCLK ; RCLK ; 16.000 ; 0.000 ; 20.354 ;
; -4.524 ; FS[5] ; LEDEN ; RCLK ; RCLK ; 16.000 ; 0.000 ; 20.203 ;
; -4.521 ; Ready ; n8MEGEN ; RCLK ; RCLK ; 16.000 ; 0.000 ; 20.200 ;
; -4.506 ; S[1] ; nRRAS~reg0 ; RCLK ; RCLK ; 16.000 ; 0.000 ; 20.185 ;
; -4.472 ; FS[16] ; LEDEN ; RCLK ; RCLK ; 16.000 ; 0.000 ; 20.151 ;
; -3.840 ; FS[16] ; n8MEGEN ; RCLK ; RCLK ; 16.000 ; 0.000 ; 19.519 ;
; -3.759 ; S[0] ; nRWE~reg0 ; RCLK ; RCLK ; 16.000 ; 0.000 ; 19.438 ;
; -3.737 ; Ready ; LEDEN ; RCLK ; RCLK ; 16.000 ; 0.000 ; 19.416 ;
; -3.671 ; FS[2] ; n8MEGEN ; RCLK ; RCLK ; 16.000 ; 0.000 ; 19.350 ;
; -3.641 ; FS[4] ; LEDEN ; RCLK ; RCLK ; 16.000 ; 0.000 ; 19.320 ;
; -3.557 ; FS[17] ; UFMD ; RCLK ; RCLK ; 16.000 ; 0.000 ; 19.236 ;
; -3.551 ; FS[6] ; ARShift ; RCLK ; RCLK ; 16.000 ; 0.000 ; 19.230 ;
; -3.540 ; FS[7] ; UFMD ; RCLK ; RCLK ; 16.000 ; 0.000 ; 19.219 ;
; -3.422 ; FS[12] ; UFMReqErase ; RCLK ; RCLK ; 16.000 ; 0.000 ; 19.101 ;
; -3.414 ; FS[12] ; UFMInitDone ; RCLK ; RCLK ; 16.000 ; 0.000 ; 19.093 ;
; -3.360 ; FS[1] ; UFMD ; RCLK ; RCLK ; 16.000 ; 0.000 ; 19.039 ;
; -3.313 ; InitReady ; nRRAS~reg0 ; RCLK ; RCLK ; 16.000 ; 0.000 ; 18.992 ;
; -3.221 ; FS[11] ; UFMReqErase ; RCLK ; RCLK ; 16.000 ; 0.000 ; 18.900 ;
; -3.213 ; FS[11] ; UFMInitDone ; RCLK ; RCLK ; 16.000 ; 0.000 ; 18.892 ;
; -3.127 ; RASr2 ; Ready ; RCLK ; RCLK ; 16.000 ; 0.000 ; 18.806 ;
; -2.987 ; IS[2] ; nRCS~reg0 ; RCLK ; RCLK ; 16.000 ; 0.000 ; 18.666 ;
; -2.935 ; FS[6] ; UFMInitDone ; RCLK ; RCLK ; 16.000 ; 0.000 ; 18.614 ;
; -2.920 ; UFMInitDone ; UFMD ; RCLK ; RCLK ; 16.000 ; 0.000 ; 18.599 ;
; -2.766 ; Ready ; UFMD ; RCLK ; RCLK ; 16.000 ; 0.000 ; 18.445 ;
; -2.627 ; FS[17] ; UFMInitDone ; RCLK ; RCLK ; 16.000 ; 0.000 ; 18.306 ;
; -2.610 ; FS[7] ; UFMInitDone ; RCLK ; RCLK ; 16.000 ; 0.000 ; 18.289 ;
; -2.595 ; FS[17] ; DRShift ; RCLK ; RCLK ; 16.000 ; 0.000 ; 18.274 ;
; -2.451 ; FS[17] ; ARCLK ; RCLK ; RCLK ; 16.000 ; 0.000 ; 18.130 ;
; -2.380 ; FS[13] ; UFMReqErase ; RCLK ; RCLK ; 16.000 ; 0.000 ; 18.059 ;
; -2.372 ; S[1] ; nRWE~reg0 ; RCLK ; RCLK ; 16.000 ; 0.000 ; 18.051 ;
; -2.372 ; FS[13] ; UFMInitDone ; RCLK ; RCLK ; 16.000 ; 0.000 ; 18.051 ;
; -2.367 ; InitReady ; nRWE~reg0 ; RCLK ; RCLK ; 16.000 ; 0.000 ; 18.046 ;
; -2.336 ; IS[3] ; nRCS~reg0 ; RCLK ; RCLK ; 16.000 ; 0.000 ; 18.015 ;
; -2.190 ; FS[16] ; UFMD ; RCLK ; RCLK ; 16.000 ; 0.000 ; 17.869 ;
; -1.990 ; UFMInitDone ; UFMInitDone ; RCLK ; RCLK ; 16.000 ; 0.000 ; 17.669 ;
; -1.977 ; FS[0] ; n8MEGEN ; RCLK ; RCLK ; 16.000 ; 0.000 ; 17.656 ;
; -1.916 ; FS[2] ; UFMD ; RCLK ; RCLK ; 16.000 ; 0.000 ; 17.595 ;
; -1.844 ; IS[1] ; nRRAS~reg0 ; RCLK ; RCLK ; 16.000 ; 0.000 ; 17.523 ;
; -1.823 ; FS[5] ; ARShift ; RCLK ; RCLK ; 16.000 ; 0.000 ; 17.502 ;
; -1.752 ; S[0] ; IS[3] ; RCLK ; RCLK ; 16.000 ; 0.000 ; 17.431 ;
; -1.733 ; FS[10] ; UFMReqErase ; RCLK ; RCLK ; 16.000 ; 0.000 ; 17.412 ;
; -1.725 ; FS[10] ; UFMInitDone ; RCLK ; RCLK ; 16.000 ; 0.000 ; 17.404 ;
; -1.708 ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|wire_maxii_ufm_block1_drdout ; n8MEGEN ; DRCLK ; RCLK ; 8.000 ; 2.477 ; 11.864 ;
; -1.707 ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|wire_maxii_ufm_block1_drdout ; LEDEN ; DRCLK ; RCLK ; 8.000 ; 2.477 ; 11.863 ;
; -1.704 ; S[0] ; RA10 ; RCLK ; RCLK ; 16.000 ; 0.000 ; 17.383 ;
; -1.685 ; nCCAS ; CASr ; nCCAS ; RCLK ; 1.000 ; 4.946 ; 7.310 ;
; -1.630 ; FS[0] ; UFMProgStart ; RCLK ; RCLK ; 16.000 ; 0.000 ; 17.309 ;
; -1.629 ; FS[4] ; UFMD ; RCLK ; RCLK ; 16.000 ; 0.000 ; 17.308 ;
; -1.590 ; nCRAS ; RASr ; nCRAS ; RCLK ; 1.000 ; 4.946 ; 7.215 ;
; -1.504 ; FS[17] ; DRCLK ; RCLK ; RCLK ; 16.000 ; 0.000 ; 17.183 ;
; -1.487 ; FS[7] ; DRCLK ; RCLK ; RCLK ; 16.000 ; 0.000 ; 17.166 ;
; -1.486 ; PHI2 ; PHI2r ; PHI2 ; RCLK ; 1.000 ; 4.946 ; 7.111 ;
; -1.472 ; Ready ; DRDIn ; RCLK ; RCLK ; 16.000 ; 0.000 ; 17.151 ;
; -1.472 ; Ready ; DRCLK ; RCLK ; RCLK ; 16.000 ; 0.000 ; 17.151 ;
; -1.448 ; S[0] ; nRCAS~reg0 ; RCLK ; RCLK ; 16.000 ; 0.000 ; 17.127 ;
; -1.422 ; S[1] ; Ready ; RCLK ; RCLK ; 16.000 ; 0.000 ; 17.101 ;
; -1.275 ; FS[16] ; DRShift ; RCLK ; RCLK ; 16.000 ; 0.000 ; 16.954 ;
; -1.207 ; FS[5] ; UFMInitDone ; RCLK ; RCLK ; 16.000 ; 0.000 ; 16.886 ;
; -1.155 ; FS[16] ; UFMInitDone ; RCLK ; RCLK ; 16.000 ; 0.000 ; 16.834 ;
+---------+---------------------------------------------------------------------------------------------+-----------------+--------------+-------------+--------------+------------+------------+
2023-08-20 11:10:11 +00:00
+---------------------------------------------------------------------------------------------------------+
; Setup: 'nCRAS' ;
+---------+-----------+-------------+--------------+-------------+--------------+------------+------------+
; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
+---------+-----------+-------------+--------------+-------------+--------------+------------+------------+
2023-09-29 19:18:46 +00:00
; -1.413 ; Ready ; RBA[0]~reg0 ; RCLK ; nCRAS ; 1.000 ; 4.735 ; 6.827 ;
; -0.954 ; Ready ; RBA[1]~reg0 ; RCLK ; nCRAS ; 1.000 ; 4.735 ; 6.368 ;
; 0.265 ; Ready ; RowA[0] ; RCLK ; nCRAS ; 1.000 ; 4.735 ; 5.149 ;
; 0.266 ; Ready ; RowA[2] ; RCLK ; nCRAS ; 1.000 ; 4.735 ; 5.148 ;
; 0.267 ; Ready ; RowA[3] ; RCLK ; nCRAS ; 1.000 ; 4.735 ; 5.147 ;
; 0.273 ; Ready ; RowA[1] ; RCLK ; nCRAS ; 1.000 ; 4.735 ; 5.141 ;
; 0.277 ; Ready ; RowA[4] ; RCLK ; nCRAS ; 1.000 ; 4.735 ; 5.137 ;
; 1.458 ; Ready ; RowA[5] ; RCLK ; nCRAS ; 1.000 ; 4.735 ; 3.956 ;
; 1.459 ; Ready ; RowA[9] ; RCLK ; nCRAS ; 1.000 ; 4.735 ; 3.955 ;
; 1.460 ; Ready ; RowA[7] ; RCLK ; nCRAS ; 1.000 ; 4.735 ; 3.954 ;
; 1.461 ; Ready ; RowA[6] ; RCLK ; nCRAS ; 1.000 ; 4.735 ; 3.953 ;
; 1.471 ; Ready ; RowA[8] ; RCLK ; nCRAS ; 1.000 ; 4.735 ; 3.943 ;
; 167.498 ; nCCAS ; CBR ; nCCAS ; nCRAS ; 175.000 ; 9.681 ; 16.862 ;
; 342.498 ; nCCAS ; CBR ; nCCAS ; nCRAS ; 350.000 ; 9.681 ; 16.862 ;
2023-08-20 11:10:11 +00:00
+---------+-----------+-------------+--------------+-------------+--------------+------------+------------+
+----------------------------------------------------------------------------------------------------------+
; Setup: 'PHI2' ;
+---------+-----------+--------------+--------------+-------------+--------------+------------+------------+
; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
+---------+-----------+--------------+--------------+-------------+--------------+------------+------------+
2023-09-29 19:18:46 +00:00
; 2.092 ; n8MEGEN ; RA11 ; RCLK ; PHI2 ; 2.000 ; 6.805 ; 6.392 ;
; 2.547 ; Ready ; RA11 ; RCLK ; PHI2 ; 2.000 ; 6.805 ; 5.937 ;
; 2.578 ; n8MEGEN ; Cmdn8MEGEN ; RCLK ; PHI2 ; 1.000 ; 6.805 ; 4.906 ;
; 2.929 ; LEDEN ; CmdLEDEN ; RCLK ; PHI2 ; 1.000 ; 6.805 ; 4.555 ;
; 3.268 ; LEDEN ; XOR8MEG ; RCLK ; PHI2 ; 1.000 ; 6.805 ; 4.216 ;
; 137.602 ; Bank[2] ; CmdLEDEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 37.077 ;
; 137.602 ; Bank[2] ; CmdSubmitted ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 37.077 ;
; 137.602 ; Bank[2] ; Cmdn8MEGEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 37.077 ;
; 137.817 ; Bank[3] ; CmdLEDEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 36.862 ;
; 137.817 ; Bank[3] ; CmdSubmitted ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 36.862 ;
; 137.817 ; Bank[3] ; Cmdn8MEGEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 36.862 ;
; 139.303 ; Bank[1] ; CmdLEDEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 35.376 ;
; 139.303 ; Bank[1] ; CmdSubmitted ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 35.376 ;
; 139.303 ; Bank[1] ; Cmdn8MEGEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 35.376 ;
; 139.379 ; Bank[5] ; CmdLEDEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 35.300 ;
; 139.379 ; Bank[5] ; CmdSubmitted ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 35.300 ;
; 139.379 ; Bank[5] ; Cmdn8MEGEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 35.300 ;
; 141.018 ; Bank[7] ; CmdLEDEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 33.661 ;
; 141.018 ; Bank[7] ; CmdSubmitted ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 33.661 ;
; 141.018 ; Bank[7] ; Cmdn8MEGEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 33.661 ;
; 141.040 ; Bank[0] ; CmdLEDEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 33.639 ;
; 141.040 ; Bank[0] ; CmdSubmitted ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 33.639 ;
; 141.040 ; Bank[0] ; Cmdn8MEGEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 33.639 ;
; 141.246 ; Bank[6] ; CmdLEDEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 33.433 ;
; 141.246 ; Bank[6] ; CmdSubmitted ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 33.433 ;
; 141.246 ; Bank[6] ; Cmdn8MEGEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 33.433 ;
; 141.805 ; Bank[2] ; CmdUFMPrgm ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 32.874 ;
; 141.805 ; Bank[2] ; CmdUFMErase ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 32.874 ;
; 142.012 ; Bank[2] ; XOR8MEG ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 32.667 ;
; 142.020 ; Bank[3] ; CmdUFMPrgm ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 32.659 ;
; 142.020 ; Bank[3] ; CmdUFMErase ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 32.659 ;
; 142.227 ; Bank[3] ; XOR8MEG ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 32.452 ;
; 142.452 ; Bank[2] ; CmdDRDIn ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 32.227 ;
; 142.452 ; Bank[2] ; CmdDRCLK ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 32.227 ;
; 142.667 ; Bank[3] ; CmdDRDIn ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 32.012 ;
; 142.667 ; Bank[3] ; CmdDRCLK ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 32.012 ;
; 143.506 ; Bank[1] ; CmdUFMPrgm ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 31.173 ;
; 143.506 ; Bank[1] ; CmdUFMErase ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 31.173 ;
; 143.582 ; Bank[5] ; CmdUFMPrgm ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 31.097 ;
; 143.582 ; Bank[5] ; CmdUFMErase ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 31.097 ;
; 143.713 ; Bank[1] ; XOR8MEG ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 30.966 ;
; 143.789 ; Bank[5] ; XOR8MEG ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 30.890 ;
; 144.153 ; Bank[1] ; CmdDRDIn ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 30.526 ;
; 144.153 ; Bank[1] ; CmdDRCLK ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 30.526 ;
; 144.229 ; Bank[5] ; CmdDRDIn ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 30.450 ;
; 144.229 ; Bank[5] ; CmdDRCLK ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 30.450 ;
; 144.470 ; Bank[4] ; CmdLEDEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 30.209 ;
; 144.470 ; Bank[4] ; CmdSubmitted ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 30.209 ;
; 144.470 ; Bank[4] ; Cmdn8MEGEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 30.209 ;
; 144.582 ; Bank[2] ; UFMOscEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 30.097 ;
; 144.797 ; Bank[3] ; UFMOscEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 29.882 ;
; 145.221 ; Bank[7] ; CmdUFMPrgm ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 29.458 ;
; 145.221 ; Bank[7] ; CmdUFMErase ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 29.458 ;
; 145.243 ; Bank[0] ; CmdUFMPrgm ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 29.436 ;
; 145.243 ; Bank[0] ; CmdUFMErase ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 29.436 ;
; 145.428 ; Bank[7] ; XOR8MEG ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 29.251 ;
; 145.449 ; Bank[6] ; CmdUFMPrgm ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 29.230 ;
; 145.449 ; Bank[6] ; CmdUFMErase ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 29.230 ;
; 145.450 ; Bank[0] ; XOR8MEG ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 29.229 ;
; 145.536 ; Bank[2] ; CmdEnable ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 29.143 ;
; 145.656 ; Bank[6] ; XOR8MEG ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 29.023 ;
; 145.751 ; Bank[3] ; CmdEnable ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 28.928 ;
; 145.868 ; Bank[7] ; CmdDRDIn ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 28.811 ;
; 145.868 ; Bank[7] ; CmdDRCLK ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 28.811 ;
; 145.890 ; Bank[0] ; CmdDRDIn ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 28.789 ;
; 145.890 ; Bank[0] ; CmdDRCLK ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 28.789 ;
; 146.096 ; Bank[6] ; CmdDRDIn ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 28.583 ;
; 146.096 ; Bank[6] ; CmdDRCLK ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 28.583 ;
; 146.283 ; Bank[1] ; UFMOscEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 28.396 ;
; 146.359 ; Bank[5] ; UFMOscEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 28.320 ;
; 147.237 ; Bank[1] ; CmdEnable ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 27.442 ;
; 147.313 ; Bank[5] ; CmdEnable ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 27.366 ;
; 147.998 ; Bank[7] ; UFMOscEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 26.681 ;
; 148.020 ; Bank[0] ; UFMOscEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 26.659 ;
; 148.226 ; Bank[6] ; UFMOscEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 26.453 ;
; 148.673 ; Bank[4] ; CmdUFMPrgm ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 26.006 ;
; 148.673 ; Bank[4] ; CmdUFMErase ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 26.006 ;
; 148.880 ; Bank[4] ; XOR8MEG ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 25.799 ;
; 148.952 ; Bank[7] ; CmdEnable ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 25.727 ;
; 148.974 ; Bank[0] ; CmdEnable ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 25.705 ;
; 149.180 ; Bank[6] ; CmdEnable ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 25.499 ;
; 149.280 ; Bank[2] ; C1Submitted ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 25.399 ;
; 149.320 ; Bank[4] ; CmdDRDIn ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 25.359 ;
; 149.320 ; Bank[4] ; CmdDRCLK ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 25.359 ;
; 149.495 ; Bank[3] ; C1Submitted ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 25.184 ;
; 150.981 ; Bank[1] ; C1Submitted ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 23.698 ;
; 151.057 ; Bank[5] ; C1Submitted ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 23.622 ;
; 151.450 ; Bank[4] ; UFMOscEN ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 23.229 ;
; 152.404 ; Bank[4] ; CmdEnable ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 22.275 ;
; 152.696 ; Bank[7] ; C1Submitted ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 21.983 ;
; 152.718 ; Bank[0] ; C1Submitted ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 21.961 ;
; 152.924 ; Bank[6] ; C1Submitted ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 21.755 ;
; 153.493 ; Bank[2] ; ADSubmitted ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 21.186 ;
; 153.708 ; Bank[3] ; ADSubmitted ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 20.971 ;
; 155.194 ; Bank[1] ; ADSubmitted ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 19.485 ;
; 155.270 ; Bank[5] ; ADSubmitted ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 19.409 ;
; 156.148 ; Bank[4] ; C1Submitted ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 18.531 ;
; 156.909 ; Bank[7] ; ADSubmitted ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 17.770 ;
; 156.931 ; Bank[0] ; ADSubmitted ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 17.748 ;
; 157.137 ; Bank[6] ; ADSubmitted ; PHI2 ; PHI2 ; 175.000 ; 0.000 ; 17.542 ;
2023-08-20 11:10:11 +00:00
+---------+-----------+--------------+--------------+-------------+--------------+------------+------------+
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Hold: 'ARCLK' ;
+---------+---------------------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+
; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
+---------+---------------------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+
2023-09-29 19:18:46 +00:00
; -14.577 ; ARShift ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|maxii_ufm_block1~OBSERVABLEADDRESSREGOUT ; RCLK ; ARCLK ; 0.000 ; -0.875 ; 4.548 ;
2023-08-20 11:10:11 +00:00
; 60.000 ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|maxii_ufm_block1~OBSERVABLEADDRESSREGOUT ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|maxii_ufm_block1~OBSERVABLEADDRESSREGOUT ; ARCLK ; ARCLK ; 0.000 ; 0.000 ; 80.000 ;
+---------+---------------------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+
2023-09-29 19:18:46 +00:00
+---------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Hold: 'DRCLK' ;
+---------+---------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+
; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
+---------+---------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+
; -14.560 ; DRDIn ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|wire_maxii_ufm_block1_drdout ; RCLK ; DRCLK ; 0.000 ; -2.477 ; 2.963 ;
; -14.560 ; DRShift ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|wire_maxii_ufm_block1_drdout ; RCLK ; DRCLK ; 0.000 ; -2.477 ; 2.963 ;
; 60.000 ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|wire_maxii_ufm_block1_drdout ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|wire_maxii_ufm_block1_drdout ; DRCLK ; DRCLK ; 0.000 ; 0.000 ; 80.000 ;
+---------+---------------------------------------------------------------------------------------------+---------------------------------------------------------------------------------------------+--------------+-------------+--------------+------------+------------+
2023-08-20 11:10:11 +00:00
+------------------------------------------------------------------------------------------------------------+
; Hold: 'PHI2' ;
+---------+-------------+--------------+--------------+-------------+--------------+------------+------------+
; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
+---------+-------------+--------------+--------------+-------------+--------------+------------+------------+
2023-09-29 19:18:46 +00:00
; -1.628 ; LEDEN ; XOR8MEG ; RCLK ; PHI2 ; -1.000 ; 6.805 ; 4.216 ;
; -1.289 ; LEDEN ; CmdLEDEN ; RCLK ; PHI2 ; -1.000 ; 6.805 ; 4.555 ;
; -0.938 ; n8MEGEN ; Cmdn8MEGEN ; RCLK ; PHI2 ; -1.000 ; 6.805 ; 4.906 ;
; -0.907 ; Ready ; RA11 ; RCLK ; PHI2 ; 0.000 ; 6.805 ; 5.937 ;
; -0.452 ; n8MEGEN ; RA11 ; RCLK ; PHI2 ; 0.000 ; 6.805 ; 6.392 ;
; 3.777 ; XOR8MEG ; XOR8MEG ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 3.816 ;
; 5.248 ; UFMOscEN ; UFMOscEN ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 5.287 ;
; 6.049 ; C1Submitted ; CmdEnable ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 6.088 ;
; 6.559 ; CmdUFMErase ; CmdUFMPrgm ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 6.598 ;
; 6.559 ; CmdUFMErase ; CmdUFMErase ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 6.598 ;
; 7.003 ; C1Submitted ; UFMOscEN ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 7.042 ;
; 7.153 ; CmdEnable ; CmdEnable ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 7.192 ;
; 10.534 ; ADSubmitted ; CmdEnable ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 10.573 ;
; 11.109 ; CmdUFMPrgm ; CmdUFMPrgm ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 11.148 ;
; 11.109 ; CmdUFMPrgm ; CmdUFMErase ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 11.148 ;
; 11.488 ; ADSubmitted ; UFMOscEN ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 11.527 ;
; 15.505 ; CmdEnable ; CmdDRDIn ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 15.544 ;
; 15.505 ; CmdEnable ; CmdDRCLK ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 15.544 ;
; 15.939 ; CmdEnable ; XOR8MEG ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 15.978 ;
; 16.146 ; CmdEnable ; CmdUFMPrgm ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 16.185 ;
; 16.146 ; CmdEnable ; CmdUFMErase ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 16.185 ;
; 20.349 ; CmdEnable ; CmdLEDEN ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 20.388 ;
; 20.349 ; CmdEnable ; CmdSubmitted ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 20.388 ;
; 20.349 ; CmdEnable ; Cmdn8MEGEN ; PHI2 ; PHI2 ; 0.000 ; 0.000 ; 20.388 ;
; 181.731 ; XOR8MEG ; RA11 ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 6.770 ;
; 188.729 ; Bank[4] ; C1Submitted ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 13.768 ;
; 188.729 ; Bank[4] ; ADSubmitted ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 13.768 ;
; 191.133 ; Bank[4] ; CmdEnable ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 16.172 ;
; 191.953 ; Bank[6] ; C1Submitted ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 16.992 ;
; 191.953 ; Bank[6] ; ADSubmitted ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 16.992 ;
; 192.159 ; Bank[0] ; C1Submitted ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 17.198 ;
; 192.159 ; Bank[0] ; ADSubmitted ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 17.198 ;
; 192.181 ; Bank[7] ; C1Submitted ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 17.220 ;
; 192.181 ; Bank[7] ; ADSubmitted ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 17.220 ;
; 193.820 ; Bank[5] ; C1Submitted ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 18.859 ;
; 193.820 ; Bank[5] ; ADSubmitted ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 18.859 ;
; 193.896 ; Bank[1] ; C1Submitted ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 18.935 ;
; 193.896 ; Bank[1] ; ADSubmitted ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 18.935 ;
; 194.357 ; Bank[6] ; CmdEnable ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 19.396 ;
; 194.563 ; Bank[0] ; CmdEnable ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 19.602 ;
; 194.585 ; Bank[7] ; CmdEnable ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 19.624 ;
; 195.382 ; Bank[3] ; C1Submitted ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 20.421 ;
; 195.382 ; Bank[3] ; ADSubmitted ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 20.421 ;
; 195.597 ; Bank[2] ; C1Submitted ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 20.636 ;
; 195.597 ; Bank[2] ; ADSubmitted ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 20.636 ;
; 195.657 ; Bank[4] ; UFMOscEN ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 20.696 ;
; 196.224 ; Bank[5] ; CmdEnable ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 21.263 ;
; 196.300 ; Bank[1] ; CmdEnable ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 21.339 ;
; 197.786 ; Bank[3] ; CmdEnable ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 22.825 ;
; 198.001 ; Bank[2] ; CmdEnable ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 23.040 ;
; 198.881 ; Bank[6] ; UFMOscEN ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 23.920 ;
; 199.087 ; Bank[0] ; UFMOscEN ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 24.126 ;
; 199.109 ; Bank[7] ; UFMOscEN ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 24.148 ;
; 200.320 ; Bank[4] ; CmdDRDIn ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 25.359 ;
; 200.320 ; Bank[4] ; CmdDRCLK ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 25.359 ;
; 200.748 ; Bank[5] ; UFMOscEN ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 25.787 ;
; 200.760 ; Bank[4] ; XOR8MEG ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 25.799 ;
; 200.824 ; Bank[1] ; UFMOscEN ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 25.863 ;
; 200.967 ; Bank[4] ; CmdUFMPrgm ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 26.006 ;
; 200.967 ; Bank[4] ; CmdUFMErase ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 26.006 ;
; 202.310 ; Bank[3] ; UFMOscEN ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 27.349 ;
; 202.525 ; Bank[2] ; UFMOscEN ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 27.564 ;
; 203.544 ; Bank[6] ; CmdDRDIn ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 28.583 ;
; 203.544 ; Bank[6] ; CmdDRCLK ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 28.583 ;
; 203.750 ; Bank[0] ; CmdDRDIn ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 28.789 ;
; 203.750 ; Bank[0] ; CmdDRCLK ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 28.789 ;
; 203.772 ; Bank[7] ; CmdDRDIn ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 28.811 ;
; 203.772 ; Bank[7] ; CmdDRCLK ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 28.811 ;
; 203.984 ; Bank[6] ; XOR8MEG ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 29.023 ;
; 204.190 ; Bank[0] ; XOR8MEG ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 29.229 ;
; 204.191 ; Bank[6] ; CmdUFMPrgm ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 29.230 ;
; 204.191 ; Bank[6] ; CmdUFMErase ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 29.230 ;
; 204.212 ; Bank[7] ; XOR8MEG ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 29.251 ;
; 204.397 ; Bank[0] ; CmdUFMPrgm ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 29.436 ;
; 204.397 ; Bank[0] ; CmdUFMErase ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 29.436 ;
; 204.419 ; Bank[7] ; CmdUFMPrgm ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 29.458 ;
; 204.419 ; Bank[7] ; CmdUFMErase ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 29.458 ;
; 205.170 ; Bank[4] ; CmdLEDEN ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 30.209 ;
; 205.170 ; Bank[4] ; CmdSubmitted ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 30.209 ;
; 205.170 ; Bank[4] ; Cmdn8MEGEN ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 30.209 ;
; 205.411 ; Bank[5] ; CmdDRDIn ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 30.450 ;
; 205.411 ; Bank[5] ; CmdDRCLK ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 30.450 ;
; 205.487 ; Bank[1] ; CmdDRDIn ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 30.526 ;
; 205.487 ; Bank[1] ; CmdDRCLK ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 30.526 ;
; 205.851 ; Bank[5] ; XOR8MEG ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 30.890 ;
; 205.927 ; Bank[1] ; XOR8MEG ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 30.966 ;
; 206.058 ; Bank[5] ; CmdUFMPrgm ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 31.097 ;
; 206.058 ; Bank[5] ; CmdUFMErase ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 31.097 ;
; 206.134 ; Bank[1] ; CmdUFMPrgm ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 31.173 ;
; 206.134 ; Bank[1] ; CmdUFMErase ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 31.173 ;
; 206.973 ; Bank[3] ; CmdDRDIn ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 32.012 ;
; 206.973 ; Bank[3] ; CmdDRCLK ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 32.012 ;
; 207.188 ; Bank[2] ; CmdDRDIn ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 32.227 ;
; 207.188 ; Bank[2] ; CmdDRCLK ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 32.227 ;
; 207.413 ; Bank[3] ; XOR8MEG ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 32.452 ;
; 207.620 ; Bank[3] ; CmdUFMPrgm ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 32.659 ;
; 207.620 ; Bank[3] ; CmdUFMErase ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 32.659 ;
; 207.628 ; Bank[2] ; XOR8MEG ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 32.667 ;
; 207.835 ; Bank[2] ; CmdUFMPrgm ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 32.874 ;
; 207.835 ; Bank[2] ; CmdUFMErase ; PHI2 ; PHI2 ; -175.000 ; 0.000 ; 32.874 ;
2023-08-20 11:10:11 +00:00
+---------+-------------+--------------+--------------+-------------+--------------+------------+------------+
+---------------------------------------------------------------------------------------------------------+
; Hold: 'nCRAS' ;
+---------+-----------+-------------+--------------+-------------+--------------+------------+------------+
; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
+---------+-----------+-------------+--------------+-------------+--------------+------------+------------+
2023-09-29 19:18:46 +00:00
; 0.169 ; Ready ; RowA[8] ; RCLK ; nCRAS ; -1.000 ; 4.735 ; 3.943 ;
; 0.179 ; Ready ; RowA[6] ; RCLK ; nCRAS ; -1.000 ; 4.735 ; 3.953 ;
; 0.180 ; Ready ; RowA[7] ; RCLK ; nCRAS ; -1.000 ; 4.735 ; 3.954 ;
; 0.181 ; Ready ; RowA[9] ; RCLK ; nCRAS ; -1.000 ; 4.735 ; 3.955 ;
; 0.182 ; Ready ; RowA[5] ; RCLK ; nCRAS ; -1.000 ; 4.735 ; 3.956 ;
; 1.363 ; Ready ; RowA[4] ; RCLK ; nCRAS ; -1.000 ; 4.735 ; 5.137 ;
; 1.367 ; Ready ; RowA[1] ; RCLK ; nCRAS ; -1.000 ; 4.735 ; 5.141 ;
; 1.373 ; Ready ; RowA[3] ; RCLK ; nCRAS ; -1.000 ; 4.735 ; 5.147 ;
; 1.374 ; Ready ; RowA[2] ; RCLK ; nCRAS ; -1.000 ; 4.735 ; 5.148 ;
; 1.375 ; Ready ; RowA[0] ; RCLK ; nCRAS ; -1.000 ; 4.735 ; 5.149 ;
; 2.594 ; Ready ; RBA[1]~reg0 ; RCLK ; nCRAS ; -1.000 ; 4.735 ; 6.368 ;
; 3.053 ; Ready ; RBA[0]~reg0 ; RCLK ; nCRAS ; -1.000 ; 4.735 ; 6.827 ;
; 7.142 ; nCCAS ; CBR ; nCCAS ; nCRAS ; 0.000 ; 9.681 ; 16.862 ;
; 182.142 ; nCCAS ; CBR ; nCCAS ; nCRAS ; -175.000 ; 9.681 ; 16.862 ;
2023-08-20 11:10:11 +00:00
+---------+-----------+-------------+--------------+-------------+--------------+------------+------------+
2023-09-29 19:18:46 +00:00
+------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------+
; Hold: 'RCLK' ;
+-------+---------------------------------------------------------------------------------------------+--------------+--------------+-------------+--------------+------------+------------+
; Slack ; From Node ; To Node ; Launch Clock ; Latch Clock ; Relationship ; Clock Skew ; Data Delay ;
+-------+---------------------------------------------------------------------------------------------+--------------+--------------+-------------+--------------+------------+------------+
; 2.126 ; PHI2 ; PHI2r ; PHI2 ; RCLK ; 0.000 ; 4.946 ; 7.111 ;
; 2.230 ; nCRAS ; RASr ; nCRAS ; RCLK ; 0.000 ; 4.946 ; 7.215 ;
; 2.325 ; nCCAS ; CASr ; nCCAS ; RCLK ; 0.000 ; 4.946 ; 7.310 ;
; 3.126 ; PHI2 ; PHI2r ; PHI2 ; RCLK ; -1.000 ; 4.946 ; 7.111 ;
; 3.230 ; nCRAS ; RASr ; nCRAS ; RCLK ; -1.000 ; 4.946 ; 7.215 ;
; 3.325 ; nCCAS ; CASr ; nCCAS ; RCLK ; -1.000 ; 4.946 ; 7.310 ;
2023-09-30 08:50:51 +00:00
; 3.351 ; RTPBusyReg ; UFMRTPBusy ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.390 ;
2023-09-29 19:18:46 +00:00
; 3.374 ; FS[17] ; FS[17] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.413 ;
; 3.375 ; FS[0] ; FS[0] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.414 ;
; 3.741 ; InitReady ; InitReady ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.780 ;
2023-09-30 08:50:51 +00:00
; 3.755 ; UFMBusyReg ; UFMRTPBusy ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.794 ;
2023-09-29 19:18:46 +00:00
; 3.768 ; UFMProgStart ; UFMProgStart ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.807 ;
; 3.800 ; UFMProgram ; UFMProgram ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.839 ;
; 3.856 ; IS[2] ; IS[2] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.895 ;
; 3.857 ; S[1] ; S[1] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.896 ;
; 3.859 ; S[1] ; nRowColSel ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.898 ;
; 3.860 ; S[1] ; S[0] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.899 ;
; 3.860 ; IS[2] ; IS[3] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 3.899 ;
; 4.020 ; CASr2 ; nRWE~reg0 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.059 ;
; 4.110 ; RASr2 ; IS[2] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.149 ;
; 4.114 ; RASr2 ; IS[1] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.153 ;
; 4.201 ; PHI2r2 ; PHI2r3 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.240 ;
; 4.412 ; PHI2r2 ; n8MEGEN ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.451 ;
; 4.416 ; PHI2r2 ; LEDEN ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.455 ;
; 4.796 ; RASr3 ; RCKE~reg0 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.835 ;
; 4.811 ; CASr2 ; nRCS~reg0 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.850 ;
; 4.846 ; CASr2 ; nRCAS~reg0 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.885 ;
; 4.846 ; CASr3 ; nRWE~reg0 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 4.885 ;
; 5.074 ; CmdUFMEraseSync ; UFMErase ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.113 ;
; 5.228 ; FS[9] ; FS[9] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.267 ;
; 5.229 ; FS[16] ; FS[16] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.268 ;
; 5.243 ; FS[6] ; FS[6] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.282 ;
; 5.254 ; FS[8] ; FS[8] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.293 ;
; 5.256 ; UFMD ; UFMD ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.295 ;
; 5.258 ; Ready ; Ready ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.297 ;
; 5.267 ; FS[11] ; FS[11] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.306 ;
; 5.268 ; FS[1] ; FS[1] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.307 ;
; 5.270 ; FS[10] ; FS[10] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.309 ;
; 5.416 ; n8MEGEN ; n8MEGEN ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.455 ;
; 5.440 ; FS[7] ; FS[7] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.479 ;
; 5.442 ; UFMReqErase ; UFMReqErase ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.481 ;
; 5.452 ; FS[14] ; FS[14] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.491 ;
; 5.453 ; IS[0] ; IS[0] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.492 ;
; 5.453 ; FS[15] ; FS[15] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.492 ;
; 5.454 ; FS[2] ; FS[2] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.493 ;
; 5.456 ; FS[12] ; FS[12] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.495 ;
; 5.463 ; FS[4] ; FS[4] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.502 ;
; 5.466 ; FS[3] ; FS[3] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.505 ;
; 5.466 ; FS[13] ; FS[13] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.505 ;
; 5.490 ; UFMErase ; UFMErase ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.529 ;
; 5.491 ; UFMInitDone ; UFMInitDone ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.530 ;
; 5.520 ; S[0] ; S[0] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.559 ;
; 5.525 ; S[0] ; S[1] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.564 ;
; 5.527 ; S[0] ; nRowColSel ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.566 ;
; 5.533 ; IS[3] ; IS[3] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.572 ;
; 5.637 ; CASr3 ; nRCS~reg0 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.676 ;
; 5.662 ; nRowColSel ; nRowColSel ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.701 ;
; 5.672 ; CASr3 ; nRCAS~reg0 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.711 ;
; 5.690 ; UFMProgStart ; UFMProgram ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.729 ;
; 5.898 ; Ready ; nRowColSel ; RCLK ; RCLK ; 0.000 ; 0.000 ; 5.937 ;
; 5.963 ; FS[9] ; FS[10] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.002 ;
; 5.964 ; FS[16] ; FS[17] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.003 ;
; 5.964 ; UFMErase ; UFMProgram ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.003 ;
; 5.978 ; FS[6] ; FS[7] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.017 ;
; 6.002 ; FS[11] ; FS[12] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.041 ;
; 6.003 ; FS[1] ; FS[2] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.042 ;
; 6.005 ; FS[10] ; FS[11] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.044 ;
; 6.018 ; PHI2r ; PHI2r2 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.057 ;
; 6.107 ; FS[9] ; FS[11] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.146 ;
; 6.122 ; FS[6] ; FS[8] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.161 ;
; 6.146 ; FS[11] ; FS[13] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.185 ;
; 6.147 ; FS[1] ; FS[3] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.186 ;
; 6.149 ; FS[10] ; FS[12] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.188 ;
; 6.242 ; UFM:UFM_inst|UFM_altufm_none_38r:UFM_altufm_none_38r_component|wire_maxii_ufm_block1_drdout ; UFMD ; DRCLK ; RCLK ; 0.000 ; 2.477 ; 8.758 ;
; 6.251 ; FS[9] ; FS[12] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.290 ;
; 6.293 ; FS[10] ; FS[13] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.332 ;
; 6.362 ; CmdUFMPrgmSync ; UFMProgStart ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.401 ;
; 6.371 ; CASr2 ; CASr3 ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.410 ;
; 6.386 ; FS[5] ; FS[5] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.425 ;
; 6.389 ; IS[1] ; IS[1] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.428 ;
; 6.395 ; FS[9] ; FS[13] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.434 ;
; 6.442 ; FS[7] ; FS[8] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.481 ;
; 6.454 ; FS[14] ; FS[15] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.493 ;
; 6.455 ; FS[15] ; FS[16] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.494 ;
; 6.456 ; FS[2] ; FS[3] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.495 ;
; 6.458 ; FS[12] ; FS[13] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.497 ;
; 6.465 ; FS[4] ; FS[5] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.504 ;
; 6.504 ; LEDEN ; LEDEN ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.543 ;
; 6.504 ; PHI2r3 ; DRDIn ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.543 ;
; 6.504 ; PHI2r3 ; DRCLK ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.543 ;
; 6.598 ; FS[14] ; FS[16] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.637 ;
; 6.599 ; FS[15] ; FS[17] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.638 ;
; 6.609 ; FS[4] ; FS[6] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.648 ;
; 6.742 ; FS[14] ; FS[17] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.781 ;
; 6.753 ; FS[4] ; FS[7] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.792 ;
; 6.782 ; FS[11] ; FS[17] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.821 ;
; 6.782 ; FS[11] ; FS[16] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.821 ;
; 6.782 ; FS[11] ; FS[15] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.821 ;
; 6.782 ; FS[11] ; FS[14] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.821 ;
; 6.783 ; FS[1] ; FS[7] ; RCLK ; RCLK ; 0.000 ; 0.000 ; 6.822 ;
+-------+---------------------------------------------------------------------------------------------+--------------+--------------+-------------+--------------+------------+------------+
2023-08-20 11:10:11 +00:00
+-------------------------------------------------------------------+
; Setup Transfers ;
+------------+----------+----------+----------+----------+----------+
; From Clock ; To Clock ; RR Paths ; FR Paths ; RF Paths ; FF Paths ;
+------------+----------+----------+----------+----------+----------+
; ARCLK ; ARCLK ; 1 ; 0 ; 0 ; 0 ;
; RCLK ; ARCLK ; 1 ; 0 ; 0 ; 0 ;
; DRCLK ; DRCLK ; 1 ; 0 ; 0 ; 0 ;
; RCLK ; DRCLK ; 2 ; 0 ; 0 ; 0 ;
; nCCAS ; nCRAS ; 0 ; 0 ; 1 ; 1 ;
; RCLK ; nCRAS ; 0 ; 0 ; 12 ; 0 ;
2023-09-29 19:18:46 +00:00
; PHI2 ; PHI2 ; 0 ; 1 ; 160 ; 19 ;
2023-08-20 11:10:11 +00:00
; RCLK ; PHI2 ; 2 ; 0 ; 3 ; 0 ;
; DRCLK ; RCLK ; 3 ; 0 ; 0 ; 0 ;
; nCCAS ; RCLK ; 1 ; 1 ; 0 ; 0 ;
; nCRAS ; RCLK ; 1 ; 17 ; 0 ; 0 ;
2023-09-29 19:18:46 +00:00
; PHI2 ; RCLK ; 1 ; 11 ; 0 ; 0 ;
; RCLK ; RCLK ; 653 ; 0 ; 0 ; 0 ;
2023-08-20 11:10:11 +00:00
+------------+----------+----------+----------+----------+----------+
Entries labeled "false path" only account for clock-to-clock false paths and not path-based false paths. As a result, actual path counts may be lower than reported.
+-------------------------------------------------------------------+
; Hold Transfers ;
+------------+----------+----------+----------+----------+----------+
; From Clock ; To Clock ; RR Paths ; FR Paths ; RF Paths ; FF Paths ;
+------------+----------+----------+----------+----------+----------+
; ARCLK ; ARCLK ; 1 ; 0 ; 0 ; 0 ;
; RCLK ; ARCLK ; 1 ; 0 ; 0 ; 0 ;
; DRCLK ; DRCLK ; 1 ; 0 ; 0 ; 0 ;
; RCLK ; DRCLK ; 2 ; 0 ; 0 ; 0 ;
; nCCAS ; nCRAS ; 0 ; 0 ; 1 ; 1 ;
; RCLK ; nCRAS ; 0 ; 0 ; 12 ; 0 ;
2023-09-29 19:18:46 +00:00
; PHI2 ; PHI2 ; 0 ; 1 ; 160 ; 19 ;
2023-08-20 11:10:11 +00:00
; RCLK ; PHI2 ; 2 ; 0 ; 3 ; 0 ;
; DRCLK ; RCLK ; 3 ; 0 ; 0 ; 0 ;
; nCCAS ; RCLK ; 1 ; 1 ; 0 ; 0 ;
; nCRAS ; RCLK ; 1 ; 17 ; 0 ; 0 ;
2023-09-29 19:18:46 +00:00
; PHI2 ; RCLK ; 1 ; 11 ; 0 ; 0 ;
; RCLK ; RCLK ; 653 ; 0 ; 0 ; 0 ;
2023-08-20 11:10:11 +00:00
+------------+----------+----------+----------+----------+----------+
Entries labeled "false path" only account for clock-to-clock false paths and not path-based false paths. As a result, actual path counts may be lower than reported.
---------------
; Report TCCS ;
---------------
No dedicated SERDES Transmitter circuitry present in device or used in design
---------------
; Report RSKM ;
---------------
No non-DPA dedicated SERDES Receiver circuitry present in device or used in design
+------------------------------------------------+
; Unconstrained Paths Summary ;
+---------------------------------+-------+------+
; Property ; Setup ; Hold ;
+---------------------------------+-------+------+
; Illegal Clocks ; 0 ; 0 ;
; Unconstrained Clocks ; 0 ; 0 ;
; Unconstrained Input Ports ; 31 ; 31 ;
; Unconstrained Input Port Paths ; 249 ; 249 ;
; Unconstrained Output Ports ; 38 ; 38 ;
2023-09-29 19:18:46 +00:00
; Unconstrained Output Port Paths ; 79 ; 79 ;
2023-08-20 11:10:11 +00:00
+---------------------------------+-------+------+
+-------------------------------------+
; Clock Status Summary ;
+--------+-------+------+-------------+
; Target ; Clock ; Type ; Status ;
+--------+-------+------+-------------+
; ARCLK ; ARCLK ; Base ; Constrained ;
; DRCLK ; DRCLK ; Base ; Constrained ;
; PHI2 ; PHI2 ; Base ; Constrained ;
; RCLK ; RCLK ; Base ; Constrained ;
; nCCAS ; nCCAS ; Base ; Constrained ;
; nCRAS ; nCRAS ; Base ; Constrained ;
+--------+-------+------+-------------+
+---------------------------------------------------------------------------------------------------+
; Unconstrained Input Ports ;
+------------+--------------------------------------------------------------------------------------+
; Input Port ; Comment ;
+------------+--------------------------------------------------------------------------------------+
; CROW[0] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; CROW[1] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Din[0] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Din[1] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Din[2] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Din[3] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Din[4] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Din[5] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Din[6] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Din[7] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; MAin[0] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; MAin[1] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; MAin[2] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; MAin[3] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; MAin[4] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; MAin[5] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; MAin[6] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; MAin[7] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; MAin[8] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; MAin[9] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[0] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[1] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[2] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[3] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[4] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[5] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[6] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[7] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; nCCAS ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; nCRAS ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; nFWE ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
+------------+--------------------------------------------------------------------------------------+
+-----------------------------------------------------------------------------------------------------+
; Unconstrained Output Ports ;
+-------------+---------------------------------------------------------------------------------------+
; Output Port ; Comment ;
+-------------+---------------------------------------------------------------------------------------+
; Dout[0] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Dout[1] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Dout[2] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Dout[3] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Dout[4] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Dout[5] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Dout[6] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Dout[7] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; LED ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[0] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[1] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[2] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[3] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[4] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[5] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[6] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[7] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[8] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[9] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[10] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[11] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RBA[0] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RBA[1] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RCKE ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RDQMH ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RDQML ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[0] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[1] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[2] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[3] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[4] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[5] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[6] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[7] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; nRCAS ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; nRCS ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; nRRAS ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; nRWE ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
+-------------+---------------------------------------------------------------------------------------+
+---------------------------------------------------------------------------------------------------+
; Unconstrained Input Ports ;
+------------+--------------------------------------------------------------------------------------+
; Input Port ; Comment ;
+------------+--------------------------------------------------------------------------------------+
; CROW[0] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; CROW[1] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Din[0] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Din[1] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Din[2] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Din[3] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Din[4] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Din[5] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Din[6] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Din[7] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; MAin[0] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; MAin[1] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; MAin[2] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; MAin[3] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; MAin[4] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; MAin[5] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; MAin[6] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; MAin[7] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; MAin[8] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; MAin[9] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[0] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[1] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[2] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[3] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[4] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[5] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[6] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[7] ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; nCCAS ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; nCRAS ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
; nFWE ; No input delay, min/max delays, false-path exceptions, or max skew assignments found ;
+------------+--------------------------------------------------------------------------------------+
+-----------------------------------------------------------------------------------------------------+
; Unconstrained Output Ports ;
+-------------+---------------------------------------------------------------------------------------+
; Output Port ; Comment ;
+-------------+---------------------------------------------------------------------------------------+
; Dout[0] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Dout[1] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Dout[2] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Dout[3] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Dout[4] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Dout[5] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Dout[6] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; Dout[7] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; LED ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[0] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[1] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[2] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[3] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[4] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[5] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[6] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[7] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[8] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[9] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[10] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RA[11] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RBA[0] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RBA[1] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RCKE ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RDQMH ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RDQML ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[0] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[1] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[2] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[3] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[4] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[5] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[6] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; RD[7] ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; nRCAS ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; nRCS ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; nRRAS ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
; nRWE ; No output delay, min/max delays, false-path exceptions, or max skew assignments found ;
+-------------+---------------------------------------------------------------------------------------+
+--------------------------+
; Timing Analyzer Messages ;
+--------------------------+
Info: *******************************************************************
Info: Running Quartus Prime Timing Analyzer
2023-09-29 19:18:46 +00:00
Info: Version 19.1.0 Build 670 09/22/2019 Patches 0.02std SJ Lite Edition
2023-09-30 08:50:51 +00:00
Info: Processing started: Sat Sep 30 04:44:06 2023
2023-08-20 11:10:11 +00:00
Info: Command: quartus_sta RAM2GS-MAXV -c RAM2GS
Info: qsta_default_script.tcl version: #1
Info (20032): Parallel compilation is enabled and will use up to 4 processors
Info (21077): Low junction temperature is 0 degrees C
Info (21077): High junction temperature is 85 degrees C
Info (334003): Started post-fitting delay annotation
Info (334004): Delay annotation completed successfully
2023-09-21 09:45:45 +00:00
Info (332104): Reading SDC File: '../RAM2GS.sdc'
Info (332104): Reading SDC File: '../RAM2GS-MAX.sdc'
2023-08-20 11:10:11 +00:00
Info: Found TIMING_ANALYZER_REPORT_SCRIPT_INCLUDE_DEFAULT_ANALYSIS = ON
Info: Can't run Report Timing Closure Recommendations. The current device family is not supported.
Critical Warning (332148): Timing requirements not met
2023-09-29 19:18:46 +00:00
Info (332146): Worst-case setup slack is -17.440
2023-08-20 11:10:11 +00:00
Info (332119): Slack End Point TNS Clock
Info (332119): ========= =================== =====================
2023-09-29 19:18:46 +00:00
Info (332119): -17.440 -17.440 DRCLK
Info (332119): -17.423 -17.423 ARCLK
Info (332119): -15.806 -201.988 RCLK
Info (332119): -1.413 -2.367 nCRAS
Info (332119): 2.092 0.000 PHI2
Info (332146): Worst-case hold slack is -14.577
2023-08-20 11:10:11 +00:00
Info (332119): Slack End Point TNS Clock
Info (332119): ========= =================== =====================
2023-09-29 19:18:46 +00:00
Info (332119): -14.577 -14.577 ARCLK
Info (332119): -14.560 -14.560 DRCLK
Info (332119): -1.628 -4.762 PHI2
Info (332119): 0.169 0.000 nCRAS
Info (332119): 2.126 0.000 RCLK
2023-08-20 11:10:11 +00:00
Info (332140): No Recovery paths to report
Info (332140): No Removal paths to report
Info (332146): Worst-case minimum pulse width slack is 7.661
Info (332119): Slack End Point TNS Clock
Info (332119): ========= =================== =====================
Info (332119): 7.661 0.000 RCLK
Info (332119): 70.000 0.000 ARCLK
Info (332119): 70.000 0.000 DRCLK
Info (332119): 174.661 0.000 PHI2
Info (332119): 174.661 0.000 nCCAS
Info (332119): 174.661 0.000 nCRAS
Info (332001): The selected device family is not supported by the report_metastability command.
Info (332102): Design is not fully constrained for setup requirements
Info (332102): Design is not fully constrained for hold requirements
Info: Quartus Prime Timing Analyzer was successful. 0 errors, 1 warning
2023-09-30 08:50:51 +00:00
Info: Peak virtual memory: 13092 megabytes
Info: Processing ended: Sat Sep 30 04:44:08 2023
2023-09-29 19:18:46 +00:00
Info: Elapsed time: 00:00:02
2023-09-30 08:50:51 +00:00
Info: Total CPU time (on all processors): 00:00:02
2023-08-20 11:10:11 +00:00